[发明专利]多芯片堆叠封装方法及多芯片堆叠封装体在审

专利信息
申请号: 201811597887.1 申请日: 2018-12-26
公开(公告)号: CN109659278A 公开(公告)日: 2019-04-19
发明(设计)人: 张光耀;陆培良 申请(专利权)人: 合肥矽迈微电子科技有限公司
主分类号: H01L21/98 分类号: H01L21/98;H01L25/18;H01L23/367;H01L23/31
代理公司: 上海翼胜专利商标事务所(普通合伙) 31218 代理人: 高翠花;翟羽
地址: 230001 安徽*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种多芯片堆叠封装方法及多芯片堆叠封装体,本发明的优点在于采用重布线层与导电柱的联合的方式实现叠层芯片之间的互联,取代传统堆叠芯片封装常用的打线工艺和基板倒装的工艺,相比传统芯片叠层BGA封装,整体封装厚度更薄,相同芯片数量下封装尺寸小,具有良好的导电性、导热性和可靠性。
搜索关键词: 多芯片堆叠封装 叠层 导热性 芯片 堆叠芯片封装 导电性 传统芯片 打线工艺 整体封装 重布线层 导电柱 倒装 基板 封装 互联 联合
【主权项】:
1.一种多芯片堆叠封装方法,其特征在于,包括如下步骤:(A)提供一第一预封装体,所述第一预封装体包括至少一设置在所述第一预封装体内部的第一芯片及多个第一导电块,所述第一导电块与所述第一芯片的有源面电连接,且所述第一导电块的上表面暴露于所述第一预封装体的顶面;(B)在所述第一预封装体的顶面形成一第一重布线层,所述第一重布线层包括设置在所述第一重布线层内部的多个第一导电垫,所述第一导电垫与所述第一导电块电连接,至少部分所述第一导电垫突出于所述第一芯片的侧面;(C)自所述第一预封装体的背面减薄所述第一预封装体,以自所述第一芯片的背面减薄所述第一芯片,且所述第一芯片的背面暴露于所述第一预封装体的背面;(D)在所述第一预封装体的背面形成一第二预封装体,所述第二预封装体包括至少一设置在所述第二预封装体内部的第二芯片及多个第二导电块,所述第二芯片的背面与所述第一芯片的背面连接,所述第二导电块与所述第二芯片的有源面电连接;(E)自所述第二预封装体的顶面形成多个深孔,所述深孔暴露出所述第一导电垫;(F)在所述第二预封装体的顶面形成一第二重布线层,所述第二重布线层包括设置在所述第二重布线层内部的多个第二导电垫及穿过所述深孔的第二导电柱,所述第二导电垫与所述第二导电块连接,且至少部分所述第二导电垫突出于所述第二芯片的侧面,所述第二导电柱的两端分别连接所述第一导电垫及所述第二导电垫;(G)去除部分所述第一重布线层,暴露出所述第一导电垫的一表面,形成多芯片堆叠封装体,所述第一导电垫作为所述多芯片堆叠封装体与外界连接的连接点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥矽迈微电子科技有限公司,未经合肥矽迈微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811597887.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top