[实用新型]通信设备与通信系统有效

专利信息
申请号: 201821104171.9 申请日: 2018-07-12
公开(公告)号: CN209218084U 公开(公告)日: 2019-08-06
发明(设计)人: M·什蒂格利奇;N·苏哈多尔尼克;M·乌德比纳 申请(专利权)人: 意法半导体有限公司;意法半导体发展有限责任公司
主分类号: H04B5/00 分类号: H04B5/00;H04L7/033;H04L27/00;H04J3/06;H03L7/099;H03L7/18
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华;张昊
地址: 法国*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开涉及通信设备与通信系统,具体涉及用于同步应答器内有源负载调制时钟的方法和对应应答器。应答器使用有源负载调制与读取器通信。应答器包括数字锁相环DPLL,其在操作中生成与读取器的载波时钟同步的有源负载调制ALM载波时钟。在数据帧的传输之间,DPLL被置于闭合DPLL的反馈环路的操作的锁定模式。在具有持续时间的传输数据帧内,在传输数据帧的持续时间中,DPLL被置于打开反馈环路的操作的保持模式。在传输数据帧的持续时间期间,至少一次地调整ALM载波时钟的相位。
搜索关键词: 应答器 传输数据帧 载波时钟 源负载 调制 反馈环路 读取器 通信系统 通信设备 持续时间期间 数字锁相环 闭合 在操作中 数据帧 同步的 锁定 传输 通信
【主权项】:
1.一种通信设备,其特征在于,包括:数字锁相环DPLL,其在操作中生成与读取器的载波时钟同步的有源负载调制ALM载波时钟;以及传输电路装置,其与所述DPLL连接,在操作中使用所述ALM载波时钟将数据帧传输至所述读取器,其中生成所述ALM载波时钟包括:在数据帧的传输之间,将所述DPLL置于操作的锁定模式,所述DPLL的反馈环路在所述锁定模式下被闭合;并且在具有持续时间的传输数据帧内,在所述传输数据帧的持续时间内,将所述DPLL置于操作的保持模式,所述反馈环路在所述保持模式下被打开;并且在所述传输数据帧的持续时间期间,至少一次地调整所述ALM载波时钟的相位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体有限公司;意法半导体发展有限责任公司,未经意法半导体有限公司;意法半导体发展有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201821104171.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top