[实用新型]一种低成本的数据串并行转换电路有效
申请号: | 201821331243.3 | 申请日: | 2018-08-17 |
公开(公告)号: | CN208538120U | 公开(公告)日: | 2019-02-22 |
发明(设计)人: | 赵晓明;俞玉春 | 申请(专利权)人: | 苏州易德龙科技股份有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 苏州创元专利商标事务所有限公司 32103 | 代理人: | 范晴 |
地址: | 215200 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种低成本的数据串并行转换电路,包括并行转串行移位寄存器、串行转并行移位寄存器和MCU,所述并行转串行移位寄存器和串行转并行移位寄存器共用使能线、时钟线,有各自独立的数据线。在使能线为低电平时,并行转串行移位寄存器采集外部信号并缓存芯片内部;在使能线为低电平时,MCU将待输出的信号缓存于串行转并行移位寄存器内部;在使能线的上升沿时,串行转并行移位寄存器将芯片内部缓存的信号输出;在使能线为高电平时,并行转串行移位寄存器将缓存于芯片内部的信号传送给MCU。本实用新型通过改进并行转串行移位寄存器,串行转并行移位寄存器与MCU的连接方式及MCU控制算法,节省MCU管脚资源,达到降低产品成本的目的。 | ||
搜索关键词: | 并行移位寄存器 串行移位寄存器 使能 并行 本实用新型 并行转换 低成本 数据串 低电 电路 芯片 缓存 产品成本 管脚资源 缓存芯片 连接方式 内部缓存 信号缓存 信号输出 上升沿 时钟线 数据线 高电 算法 采集 输出 外部 改进 | ||
【主权项】:
1.一种低成本的数据串并行转换电路,包括并行转串行移位寄存器、串行转并行移位寄存器和MCU,其特征在于:所述并行转串行移位寄存器和串行转并行移位寄存器共用使能线、时钟线连接到MCU,各自用独立的数据线连接到MCU。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州易德龙科技股份有限公司,未经苏州易德龙科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821331243.3/,转载请声明来源钻瓜专利网。