[实用新型]一种基于FPGA的通用闪存测试系统有效
申请号: | 201822087549.5 | 申请日: | 2018-12-11 |
公开(公告)号: | CN209168746U | 公开(公告)日: | 2019-07-26 |
发明(设计)人: | 唐文天;裴敬;邓标华;孟杨;魏海波 | 申请(专利权)人: | 武汉精鸿电子技术有限公司 |
主分类号: | G11C29/26 | 分类号: | G11C29/26;G11C29/56 |
代理公司: | 武汉东喻专利代理事务所(普通合伙) 42224 | 代理人: | 李佑宏 |
地址: | 430070 湖北省武汉市洪*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种基于FPGA的通用闪存测试系统,包括UFS主控器、UniPro和M‑PHY,其特征在于,所述UFS主控器、UniPro和M‑PHY顺次相连接,共同形成一个通用闪存测试单元并安装在FPGA核心板上,每个M‑PHY与一个待测通用闪存对应连接;所述通用闪存测试单元在FPGA的驱动下,对相应的待测通用闪存进行测试。本实用新型技术方案针对目前的通用闪存(UFS)测试设备少、方法因循守旧、测试效率低的情况,通过FPGA对多个通用闪存测试单元进行管理,可以同时对多个待测通用闪存(DUT)进行测试,无须针对DUT另行封装通用闪存测试单元芯片进行测试。 | ||
搜索关键词: | 通用闪存 测试单元 本实用新型 测试系统 主控器 测试 测试设备 测试效率 封装 芯片 驱动 管理 | ||
【主权项】:
1.一种基于FPGA的通用闪存测试系统,包括UFS主控器、UniPro、M‑PHY和FPGA,其特征在于,所述UFS主控器、UniPro和M‑PHY顺次相连接,共同形成一个通用闪存测试单元并设置在FPGA中,所述M‑PHY与待测通用闪存对应连接,从而实现利用FPGA对待测通用闪存进行性能测试。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉精鸿电子技术有限公司,未经武汉精鸿电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201822087549.5/,转载请声明来源钻瓜专利网。