[实用新型]射频本振信号校准电路有效
申请号: | 201822231050.7 | 申请日: | 2018-12-28 |
公开(公告)号: | CN209134388U | 公开(公告)日: | 2019-07-19 |
发明(设计)人: | 陈春雷;黄建林;胡源 | 申请(专利权)人: | 昆山普尚电子科技有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 苏州睿昊知识产权代理事务所(普通合伙) 32277 | 代理人: | 陈蜜 |
地址: | 215332 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种射频本振信号校准电路,包括小数分频器、整数分频器、混频器、低通滤波器、ADC转换器和FPGA芯片;所述小数分频器为基于Δ∑调制技术的小数分频器;所述FPGA芯片给小数分频器配置用于调制的初始值,所述FPGA芯片给整数分频器配置用于调制的初始值;所述小数分频器和整数分频器的输出端连接混频器的输入端,所述混频器的输出端连接低通滤波器的输入端,所述低通滤波器的输出端连接ADC转换器的输入端,所述ADC转换器的输出端连接FPGA芯片。本实用新型的射频本振信号校准电路,通过引入校准通道来减小主信号频谱两边的杂散,能够提高使用该校准电路的系统的性能。 | ||
搜索关键词: | 小数分频器 输出端连接 射频本振信号 低通滤波器 整数分频器 校准电路 混频器 输入端 本实用新型 调制 调制技术 校准通道 信号频谱 减小 配置 杂散 电路 两边 引入 | ||
【主权项】:
1.一种射频本振信号校准电路,其特征在于:包括小数分频器、整数分频器、混频器、低通滤波器、ADC转换器和FPGA芯片;所述FPGA芯片给小数分频器配置用于调制的初始值,所述FPGA芯片给整数分频器配置用于调制的初始值;所述小数分频器和整数分频器的输出端连接混频器的输入端,所述混频器的输出端连接低通滤波器的输入端,所述低通滤波器的输出端连接ADC转换器的输入端,所述ADC转换器的输出端连接FPGA芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山普尚电子科技有限公司,未经昆山普尚电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201822231050.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种小型化高气密性频率源
- 下一篇:一种数字信号和模拟信号转换装置