[发明专利]在受控延迟线路中采用相位误差检测的多相位时钟生成有效

专利信息
申请号: 201880012313.5 申请日: 2018-01-02
公开(公告)号: CN110301094B 公开(公告)日: 2023-02-21
发明(设计)人: B·孙 申请(专利权)人: 高通股份有限公司
主分类号: H03L7/087 分类号: H03L7/087
代理公司: 永新专利商标代理有限公司 72002 代理人: 赵腾飞
地址: 美国加*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 公开了在受控延迟线路中的多个延迟电路输出之间采用相位误差检测以提供误差校正的多相位时钟生成。提供了包括受控延迟线路和相位误差检测器电路的多相位时钟生成器。抽头节点是从在受控延迟线路中的一个或多个延迟电路的输出中提供的。为了检测和校正在受控延迟线路中的相位误差,提供了包括至少两个相位检测器的相位检测电路,其中各相位检测器被配置为对在来自在受控延迟线路中的延迟电路的抽头节点之间的相位偏移误差进行测量。然后对这些相位误差进行组合以产生误差校正信号,所述误差校正信号用以控制在受控延迟线路中对延迟电路的延迟,以将最终延迟电路的输出的相位锁定到输入参考时钟信号。
搜索关键词: 受控 延迟 线路 采用 相位 误差 检测 多相 时钟 生成
【主权项】:
1.一种多相位时钟生成器,包括:延迟电路,其包括时钟输入和两个时钟信号输出;至少两个相位检测器,各相位检测器包括至少两个相位信号输入和一个误差信号输出,其中,所述至少两个相位信号输入中的一个相位信号输入是耦合到所述两个时钟信号输出中的至少一个时钟信号输出的;以及反馈电路,其包括耦合到所述至少两个相位检测器的所述误差信号输出和延迟控制信号输出的两个输入,所述延迟控制信号输出被配置为基于对在所述两个输入处接收的信号的组合来输出延迟控制信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201880012313.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top