[发明专利]一种SOI器件结构及其制备方法有效

专利信息
申请号: 201910011406.2 申请日: 2019-01-07
公开(公告)号: CN109860098B 公开(公告)日: 2021-04-13
发明(设计)人: 宿晓慧;李博;李彬鸿;黄杨;李多力;卜建辉;韩郑生;罗家俊 申请(专利权)人: 中国科学院微电子研究所
主分类号: H01L21/762 分类号: H01L21/762;H01L21/48;H01L23/498;H01L29/78;H01L21/336
代理公司: 北京华沛德权律师事务所 11302 代理人: 房德权
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及半导体技术领域,尤其涉及一种SOI器件结构及其制备方法,该SOI器件结构,包括:第一绝缘层;位于所述第一绝缘层上方的器件层,所述器件层用于制备多个MOS器件;在所述第一绝缘层下方正对每个MOS器件沟道区均有第一背衬底层;在每个所述第一背衬底层的表面以及相邻的第一背衬底层之间隔离有第二绝缘层;正对每个所述第一背衬底层下方有连通所述第二绝缘层的接触孔;每个接触孔内填充有导电材料;在所述第二绝缘层表面形成每个接触孔的导电结构,将每个器件沟道区正对的第一背衬底层相互隔离,形成单独的第一背衬底层底部连接外部的导电结构,极大地减小芯片的设计和制造成本,简化了工艺,同时还可以提高器件抗辐照性能。
搜索关键词: 一种 soi 器件 结构 及其 制备 方法
【主权项】:
1.一种SOI器件结构的制备方法,所述SOI器件结构包括由下至上的背衬底层、第一绝缘层、器件层,其特征在于,包括:对所述背衬底层进行刻蚀,保留所述背衬底层中与所述器件层的多个MOS器件沟道区正对的多个第一背衬底层区域,刻蚀掉相邻的所述第一背衬底层区域之间的区域,形成隔离区域;在所述第一背衬底层上形成第二绝缘层,使其填充隔离区域;形成从所述第二绝缘层表面连通每个所述第一背衬底层的接触孔,采用导电材料填充每个接触孔,并在所述第二绝缘层表面形成每个接触孔的导电结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910011406.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top