[发明专利]物理编码电路及高速接口协议交换芯片有效

专利信息
申请号: 201910022418.5 申请日: 2019-01-09
公开(公告)号: CN109495519B 公开(公告)日: 2021-07-09
发明(设计)人: 夏云飞;刘勤让;吕平;沈剑良;李沛杰;杨堃;汪欣;陈艇;朱珂;刘冬培;徐立明;王晓雪 申请(专利权)人: 天津芯海创科技有限公司;天津市滨海新区信息技术创新中心
主分类号: H04L29/06 分类号: H04L29/06;H04L25/49;H04L25/03;H04L1/00
代理公司: 北京超凡志成知识产权代理事务所(普通合伙) 11371 代理人: 王艳芬
地址: 300450 天津市滨海新区*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种物理编码电路及高速接口协议交换芯片;物理编码电路包括通用逻辑模块、可配置逻辑模块及配置寄存器;通用逻辑模块包括多个通用子电路;可配置逻辑模块包括多个可配置子模块;可配置子模块包括多个可配置子电路及选择器;配置寄存器接收软件定义控制电路发送的配置指令,并根据配置指令,对通用逻辑模块的参数进行设置,并通过选择器激活对应的可配置子电路;通用逻辑模块与激活的可配置子电路根据配置指令对应的高速接口协议,对软件定义控制电路发送的待编码数据进行编码,得到已编码数据,并将已编码数据发送至物理介质传输电路。本发明提高了物理编码电路的复用度,从而减小了高速接口协议交换芯片的体积、重量等参数。
搜索关键词: 物理 编码 电路 高速 接口 协议 交换 芯片
【主权项】:
1.一种物理编码电路,其特征在于,所述物理编码电路设置于高速接口协议交换芯片中;所述物理编码电路分别与物理介质传输电路及软件定义控制电路连接;所述物理编码电路包括通用逻辑模块、可配置逻辑模块及配置寄存器;所述通用逻辑模块包括多个通用子电路;所述可配置逻辑模块包括至少一个可配置子模块;所述可配置子模块包括多个可配置子电路及选择器;所述配置寄存器分别与各个所述通用子电路及所述选择器连接;所述配置寄存器用于接收所述软件定义控制电路发送的配置指令;根据所述配置指令,对所述通用逻辑模块的参数进行设置,并通过所述选择器激活对应的可配置子电路;所述通用逻辑模块与激活的所述可配置子电路用于根据所述配置指令对应的高速接口协议,对所述软件定义控制电路发送的待编码数据进行编码,得到已编码数据,并将所述已编码数据发送至所述物理介质传输电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津芯海创科技有限公司;天津市滨海新区信息技术创新中心,未经天津芯海创科技有限公司;天津市滨海新区信息技术创新中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910022418.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top