[发明专利]一种低速率通信网络的提高串口传输速率处理系统及方法有效

专利信息
申请号: 201910040122.6 申请日: 2019-01-16
公开(公告)号: CN109828943B 公开(公告)日: 2023-07-14
发明(设计)人: 张伟;于礼斌;赵永杰;陈俊来 申请(专利权)人: 北京左江科技股份有限公司
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 中国兵器工业集团公司专利中心 11011 代理人: 张然
地址: 100095 北京市海淀区高*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种低速率通信网络的提高串口传输速率处理系统及方法,其中,包括:由上位机发送到FPGA内部串口转换模块中定义好的对应寄存器上,并通过数据总线发出结束配置进程到串口转换模块,收到结束配置后进行数据转换;从串口芯片接收到的串口数据,写入FPGA串口转换模块,FPGA串口转换模块自适应串口波特率:根据串口协议,将串口数据存入缓存寄存器,该缓存寄存器位宽也由上位机提前配置到寄存器位宽寄存器中;FPGA串口转换模块在收到串口接收结束标志后,将缓存寄存器数据上送到数据总线;FPGA发出中断信号到上位机,告知当前长度包发送完成;上位机收到FPGA串口转换模块通告的包长和中断信号之后,完成一包设定长度串口数据的接收。
搜索关键词: 一种 速率 通信 网络 提高 串口 传输 处理 系统 方法
【主权项】:
1.一种低速率通信网络的提高串口传输速率处理系统,其特征在于,包括:上位机、FPGA以及串口芯片;其中FPGA包括寄存器列表以及串口转换模块;上位机通过与FPGA的数据总线,把寄存器列表的内容,由上位机发送到FPGA内部串口转换模块中定义好的对应寄存器上,并通过数据总线发出结束配置进程到串口转换模块,收到结束配置后进行数据转换;数据转换包括:从串口芯片接收到的串口数据,按照串口协议通过物理串口以帧为单位写入FPGA串口转换模块,FPGA串口转换模块自适应串口波特率:根据串口协议,FPGA串口转换模块在收到串口接收开始标志后,将串口数据存入缓存寄存器,该缓存寄存器位宽也由上位机提前配置到寄存器位宽寄存器中,在接收前提前就位;FPGA串口转换模块在收到串口接收结束标志后,将缓存寄存器数据上送到数据总线;FPGA串口转换模块收到需要位宽大小的数据并达到设定数据包长度配置后,发出中断信号到上位机,告知当前长度包发送完成;上位机收到FPGA串口转换模块通告的包长和中断信号之后,完成一包设定长度串口数据的接收。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京左江科技股份有限公司,未经北京左江科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910040122.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top