[发明专利]基于EJTAG接口定位嵌入式处理器死机的系统和方法有效
申请号: | 201910074234.3 | 申请日: | 2019-01-25 |
公开(公告)号: | CN109800172B | 公开(公告)日: | 2022-05-24 |
发明(设计)人: | 朱二刚;钟懿;刘冰;范存伟 | 申请(专利权)人: | 上海创景信息科技有限公司 |
主分类号: | G06F11/36 | 分类号: | G06F11/36 |
代理公司: | 上海段和段律师事务所 31334 | 代理人: | 李佳俊;郭国中 |
地址: | 200135 上海市浦东新区自由贸易*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基于EJTAG接口定位嵌入式处理器死机的系统和方法,配置采样参数,采样参数包括EJTAG的链长度、处理器核的位置、采样数据宽度、采样频率中的任一项或任多项;使能EJTAG的PC采样,EJTAG以设定的采样频率对处理器核进行采样,得到采样数据,存储采样数据;识别采样数据中的异常数据后终止采样,定位嵌入式处理器死机的代码位置。本发明借助于嵌入式硬件的EJTAG接口,采用PC采样的方式采集嵌入式程序的执行轨迹,并记录程序死机时的代码位置,方便开发者快速有效地定位异常代码,分析代码异常的原因,不需要源码插桩,不需要嵌入日志信息,不改变源代码程序结构,目标代码不会产生膨胀。 | ||
搜索关键词: | 基于 ejtag 接口 定位 嵌入式 处理器 死机 系统 方法 | ||
【主权项】:
1.一种基于EJTAG接口定位嵌入式处理器死机的系统,其特征在于,包括以下模块:配置采样数据模块:配置采样参数,所述采样参数包括EJTAG的链长度、处理器核的位置、采样数据宽度、采样频率中的任一项或任多项;PC采样模块:使能EJTAG的PC采样,EJTAG以设定的采样频率对处理器核进行采样,得到采样数据,存储采样数据;异常判定模块:识别采样数据中的异常数据,发送警告提示信息;异常定位模块:终止采样,定位嵌入式处理器死机的代码位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海创景信息科技有限公司,未经上海创景信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910074234.3/,转载请声明来源钻瓜专利网。
- 上一篇:基于混合分析的最坏时间分析系统及方法
- 下一篇:程序调试方法、装置及存储介质