[发明专利]用于对抗直接存储器存取攻击的系统、方法和装置在审

专利信息
申请号: 201910121566.2 申请日: 2019-02-19
公开(公告)号: CN110309650A 公开(公告)日: 2019-10-08
发明(设计)人: A·特里卡林努;D·S·莱克;S·富岛 申请(专利权)人: 英特尔公司
主分类号: G06F21/55 分类号: G06F21/55;G06F21/75;G06F21/79
代理公司: 永新专利商标代理有限公司 72002 代理人: 刘瑜;王英
地址: 美国加*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 数据处理系统包括用于检测存储器攻击的技术。数据处理系统包括处理核心、存储器控制器、存储器总线和存储器。存储器控制器包括存储器攻击检测模块(MADM)。MADM包括第一输入单元和第二输入单元以及与第一输入单元和第二输入单元通信的控制逻辑。控制逻辑被配置为基于分别来自第一输入单元和第二输入单元的第一信号和第二信号,确定是否尽管存储器控制器正在生成低(L)的时钟使能(CKE)信号,但是存储器总线正在携带高(H)的CKE信号。控制逻辑还被配置为生成物理存储器攻击检测指示符,其指示是否尽管存储器控制器正在生成L的CKE信号,但是存储器总线正在携带H的CKE信号。描述和要求保护其他实施例。
搜索关键词: 输入单元 存储器控制器 存储器总线 存储器 控制逻辑 数据处理系统 攻击检测 直接存储器存取 方法和装置 物理存储器 处理核心 第二信号 携带 攻击 指示符 使能 配置 对抗 检测 通信
【主权项】:
1.一种利用检测存储器攻击的技术的半导体封装,所述半导体封装包括:包括存储器攻击检测模块(MADM)的集成电路,其中,所述MADM包括:第一输入单元;第二输入单元;以及与所述第一输入单元和所述第二输入单元通信的控制逻辑,其中,所述控制逻辑被配置为:基于来自所述第一输入单元的第一信号和来自所述第二输入单元的第二信号,确定是否尽管数据处理系统中的存储器控制器正在生成低(L)的时钟使能(CKE)信号,但是所述数据处理系统中的存储器总线正在携带高(H)的所述CKE信号;以及生成物理存储器攻击检测(PMAD)指示符,其中,所述PMAD指示符指示是否尽管所述存储器控制器正在生成L的所述CKE信号,但是所述存储器总线正在携带H的所述CKE信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910121566.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top