[发明专利]一种基于VPX的卫星通信数据处理模块有效
申请号: | 201910144341.9 | 申请日: | 2019-02-27 |
公开(公告)号: | CN109981160B | 公开(公告)日: | 2021-03-09 |
发明(设计)人: | 姚志强;李毅 | 申请(专利权)人: | 中国电子科技集团公司第五十四研究所 |
主分类号: | H04B7/185 | 分类号: | H04B7/185 |
代理公司: | 河北东尚律师事务所 13124 | 代理人: | 王文庆 |
地址: | 050081 河北省石家庄市中山西路*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于VPX的卫星通信数据处理模块,属于卫星通信领域。其包括信道板和业务板,其中,信道板包括第一PowerPC处理器、第一FPGA、第一RS485接口芯片、调制模块和解调模块,业务板包括第二PowerPC处理器、第二FPGA、第二RS485接口芯片、同/异步输出处理模块和话音处理模块。本发明将卫星通信数据处理模块拆分为信道板和业务板,实现了信道和业务的分布式处理。本发明可根据实际业务需求,灵活配置信道板和业务板数量,实现了信道接入和业务处理的资源池方式热备份,有效提高了整个系统的通用性、灵活性和可靠性。 | ||
搜索关键词: | 一种 基于 vpx 卫星通信 数据处理 模块 | ||
【主权项】:
1.一种基于VPX的卫星通信数据处理模块,其特征在于,包括信道板和业务板;所述信道板包括第一PowerPC处理器、第一FPGA、第一RS485接口芯片、调制模块和解调模块;第一PowerPC处理器的第1个SGMII接口作为管理网口,通过第一VPX接口的控制通道与系统管理交换网相连,用于传输配置及管理信息;第一PowerPC处理器的第2个SGMII接口作为与业务板之间预留的数据传输通道,通过第一VPX接口的控制通道连接到相邻的业务板,用于在信道板与业务板之间进行数据传输;第一PowerPC处理器的SRIO接口通过第一VPX接口的数据通道与系统数据交换网相连,用于基带数据和业务数据的传输;第一PowerPC处理器的第1个PCIe接口与第一FPGA连接,用于与调制模块和解调模块进行数据传输;第一PowerPC处理器的一个UART异步串口与第一RS485接口芯片连接,作为配置和监控信息的传输通道,第一RS485接口芯片通过第一VPX接口的公共接口连接到系统主控板;第一FPGA的PCIe接口与第一PowerPC处理器的第一个PCIe接口相连,用于与调制模块和解调模块进行数据传输;第一FPGA的DDR3控制器接口与1片DDR3 SDRAM连接,用于调制数据的缓存;第一FPGA的QDR控制器接口与1片QDR SRAM连接,用于解调数据的缓存;第一FPGA与第一VPX接口的自定义信号相连,用于中断信号和时钟信号的传送;调制模块与第一VPX接口的射频连接器相连,用于输出调制数据;解调模块与第一VPX接口的射频连接器相连,用于输入解调数据;所述第一PowerPC处理器用于执行如下程序:(1)对信道板的各模块进行初始化配置;(2)接收来自网络管理设备的控制信息,实现信道板业务和接口的配置;(3)将来自业务板的业务数据进行组包后发送给第一FPGA进行协议适配;(4)接收来自第一FPGA解调后的数据,进行拆包后发送给业务板处理;所述第一FPGA用于实现如下功能:(1)接收来自第一PowerPC的数据进行协议适配,发送给调制模块进行调制;(2)接收经过解调模块解调后的卫星数据,进行协议适配后发送给第一Power PC处理器处理;(3)与业务板之间互相传递中断信号和时钟信号;所述业务板包括第二PowerPC处理器、第二FPGA、第二RS485接口芯片、同/异步输出处理模块和话音处理模块;第二PowerPC处理器的第1个SGMII接口作为管理网口,通过第二VPX接口的控制通道与系统管理交换网相连,用于传输配置及管理信息;第二PowerPC处理器的第2个SGMII接口作为与信道板之间预留的数据传输通道,通过第二VPX接口的控制通道连接到相邻的信道板,用于在信道板与业务板之间进行数据传输;第二PowerPC处理器的SRIO接口通过第二VPX接口的数据通道与系统数据交换网相连,用于业务数据的传输;第二PowerPC处理器的第一个PCIe接口与第二FPGA连接,用于与同/异步数据处理模块和话音模块进行数据传输;第二PowerPC处理器的一个UART异步串口与第二RS485接口芯片连接,作为配置和监控信息的传输通道,第二RS485接口芯片通过第二VPX接口的公共接口连接到系统主控板;第二FPGA的PCIe接口与第二PowerPC处理器的第一个PCIe接口相连,用于与同/异步数据处理模块和话音模块进行数据传输;第二FPGA的DDR3控制器接口与1片DDR3 SDRAM连接,用于同/异步数据或话音数据的缓存;第二FPGA与第二VPX接口的自定义信号相连,用于中断信号和时钟信号的传送;所述第二PowerPC处理器用于执行如下程序:(1)对业务板的各模块进行初始化配置;(2)接收来自网络管理设备的控制信息,实现业务板同/异步业务、话音业务和接口的配置;(3)接收自信道板的数据,发送给第二FPGA进行协议适配;(4)接收来自第二FPGA的业务数据,进行协议适配后发送给信道板处理;所述第二FPGA用于实现如下功能:(1)接收来自第二PowerPC的数据,进行协议适配后发送到同/异步数据接口或话音接口;(2)接收来自同/异步数据接口或话音接口的数据,进行协议适配后发送给第二Power PC处理器;(3)与信道板之间互相传递中断信号和时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910144341.9/,转载请声明来源钻瓜专利网。