[发明专利]抑制低鉴相频率锁相环的鉴相泄露杂散的环路滤波电路在审
申请号: | 201910146457.6 | 申请日: | 2019-02-27 |
公开(公告)号: | CN109889193A | 公开(公告)日: | 2019-06-14 |
发明(设计)人: | 成斌;沈文渊;穆晓华;董浩;吴涛 | 申请(专利权)人: | 中国电子科技集团公司第二十六研究所 |
主分类号: | H03L7/087 | 分类号: | H03L7/087;H03L7/093 |
代理公司: | 重庆博凯知识产权代理有限公司 50212 | 代理人: | 黄河 |
地址: | 400060 *** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种抑制低鉴相频率锁相环的鉴相泄露杂散的环路滤波电路,包括有源环路滤波模块或无源环路滤波模块,还包括谐振电路,所述谐振电路包括至少一个谐振单元,谐振单元的谐振频率为鉴相频率的整数倍,谐振单元一端接地,另一端并联在有源环路滤波模块或无源环路滤波模块的输出端上。本发明通过在有源环路滤波模块或无源环路滤波模块中嵌入谐振电路的方式,实现了抑制鉴相频率较小时锁相环的鉴相泄露杂散。 | ||
搜索关键词: | 环路滤波 鉴相频率 谐振单元 谐振电路 锁相环 鉴相 无源 杂散 环路滤波电路 泄露 谐振频率 接地 输出端 整数倍 嵌入 | ||
【主权项】:
1.一种抑制低鉴相频率锁相环的鉴相泄露杂散的环路滤波电路,包括有源环路滤波模块或无源环路滤波模块,其特征在于,还包括谐振电路,所述谐振电路包括至少一个谐振单元,谐振单元的谐振频率为鉴相频率的整数倍,谐振单元一端接地,另一端并联在有源环路滤波模块或无源环路滤波模块的输出端上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十六研究所,未经中国电子科技集团公司第二十六研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910146457.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种晶振抗振方法、装置及联合补偿抗振系统
- 下一篇:一种快速锁定的锁相环电路