[发明专利]基于CPU加速通用雷达信号处理流程的并行方法有效
申请号: | 201910177862.4 | 申请日: | 2019-03-10 |
公开(公告)号: | CN109977497B | 公开(公告)日: | 2022-12-02 |
发明(设计)人: | 刘高高;蔡晶晶;杨勇;鲍丹;李鹏;秦国栋;武斌 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G06F30/20 | 分类号: | G06F30/20;G06F9/48;G01S7/02 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 王品华;朱红星 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于CPU加速雷达信号处理流程的并行方法。主要解决现有雷达信号处理仿真速度缓慢,效率低的问题。其实现方案是:1、获得已确定的雷达信号处理流程,将该流程转化为有向无环图;2、对有向无环图进行拓扑排序;3、根据拓扑排序的结果,得到信号处理流程中各个步骤之间的顺序及并行、串行关系;4、根据各个步骤之间的串行、并行关系,将存在并行关系的步骤划分在Open MP接口的一个sections指令内进行并行处理,将存在串行关系的步骤划分Open MP接口的不同sections指令内进行各自处理。本发明提高了雷达信号处理的速度和仿真效率,改善雷达仿真系统性能,可用于雷达系统仿真。 | ||
搜索关键词: | 基于 cpu 加速 通用 雷达 信号 处理 流程 并行 方法 | ||
【主权项】:
1.基于CPU加速的雷达信号处理流程并行方法,包括如下:(1)设雷达信号处理流程的仿真步骤数为N,N≥3;(2)对信号处理流程中的N个步骤进行拓扑排序,拓扑排序的结果为一个列表,列表中存储每个步骤执行的先后顺序和各个步骤的串行、并行关系;(3)根据拓扑排序的结果,确定下一步处理方式:如果列表为空列表,则表示本次信号处理不能用于并行处理;如果列表不是空列表,则获得各个步骤执行的先后顺序和各个步骤的串行、并行关系,执行(4);(4)根据各个步骤之间的串行、并行关系,使用应用程序编程接口Open MP对信号处理流程进行并行、串行处理:(4a)对存在并行关系的步骤进行并行化处理:将存在并行关系的步骤划分在同一个sections指令内部,每个sections指令内部有众多的section指令,section指令由计算机系统中的一个线程来执行,每个section指令负责执行一个步骤,计算机操作系统同时运行多个线程,实现对不同步骤的并行化处理;(4b)对存在串行关系的步骤进行串行处理:将存在串行关系的步骤划分在不同的sections指令内部,不同的sections指令之间是串行的关系,计算机同一时刻只能执行一个sections指令,实现对不同步骤的各自处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910177862.4/,转载请声明来源钻瓜专利网。