[发明专利]一种神经网络FPGA在审
申请号: | 201910210854.5 | 申请日: | 2019-03-20 |
公开(公告)号: | CN109993295A | 公开(公告)日: | 2019-07-09 |
发明(设计)人: | 廖永波;刘步阶;张险峰 | 申请(专利权)人: | 西藏腾燊嘉诚信息科技有限公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 850000 西藏自治*** | 国省代码: | 西藏;54 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种神经网络FPGA,属于集成电路技术领域,具有运算速度块的优点。包括N个神经元电路,N为大于1的整数,其中,每个神经元电路包括下述部分:N2个第一乘法单元;第一加法单元;N2个第二乘法单元,第二乘法单元包括两个输入端和一个输出端;第二加法单元;N个神经元乘法单元,所述神经元乘法单元包括两个输入端和一个输出端;各个神经元乘法单元与各个神经元电路一一对应;第三加法单元;第四加法单元,包括多个输入端和一个输出端,其多个输入端一一对应连接第二加法单元的输出端和第三加法单元的输出端;函数单元,其输出端接其所在的神经元电路对应的神经元乘法单元的一个输入端。 | ||
搜索关键词: | 乘法单元 加法单元 输出端 输入端 神经元 神经元电路 神经网络 集成电路技术 函数单元 运算 | ||
【主权项】:
1.一种神经网络FPGA,其特征在于,包括N个神经元电路,N为大于1的整数,其中,每个神经元电路包括下述部分:N2个第一乘法单元(11),每个第一乘法单元(11)包括两个输入端和一个输出端;第一加法单元(21),包括多个输入端和一个输出端,其输入端连接所述第一乘法单元(11)的输出端;N2个第二乘法单元(12),第二乘法单元(12)包括两个输入端和一个输出端;第二加法单元(22),包括多个输入端和一个输出端,其输入端连接第二乘法单元(12)的输出端;N个神经元乘法单元(3),所述神经元乘法单元(3)包括两个输入端和一个输出端;各个神经元乘法单元(3)与各个神经元电路一一对应;第三加法单元(23),包括多个输入端和一个输出端,其多个输入端一一对应连接神经元乘法单元(3)的输出端和第二加法单元(22)的输出端;第四加法单元(24),包括多个输入端和一个输出端,其多个输入端一一对应连接第二加法单元(22)的输出端和第三加法单元(23)的输出端;函数单元(4),其输出端接其所在的神经元电路对应的神经元乘法单元(3)的一个输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西藏腾燊嘉诚信息科技有限公司,未经西藏腾燊嘉诚信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910210854.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于神经网络的FPGA
- 下一篇:量化实现方法及相关产品