[发明专利]一种DMA数据同步传输变异步传输的方法有效
申请号: | 201910230653.1 | 申请日: | 2019-03-26 |
公开(公告)号: | CN109857686B | 公开(公告)日: | 2020-12-29 |
发明(设计)人: | 张志运 | 申请(专利权)人: | 北京简约纳电子有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 南京正联知识产权代理有限公司 32243 | 代理人: | 郭俊玲 |
地址: | 100088 北京市海淀区知*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种DMA数据同步传输变异步传输的方法,S1、将传输的当前数据包设置为高优先级任务,由CPU分配资源给所述当前是数据包;S2、在CPU给所述当前数据包分配好资源的传输过程中启动与所述当前数据包对应的DMA传输,将所述DMA传输转至低优先级任务;S3、释放高优先级任务占用的CPU资源,由CPU分配所述MDA传输所需的资源,完成所述DMA传输;S4、重复步骤S1~S3,实现下一数据包及其对应的DMA传输的数据传输操作;本发明可将数据传输过程中与数据包对应的DMA传输与数据包传输异步传输,提高数据包的传输效率,并提升CPU利用率。 | ||
搜索关键词: | 一种 dma 数据 同步 传输 异步 方法 | ||
【主权项】:
1.一种DMA数据同步传输变异步传输的方法,其特征在于,所述方法包括步骤:S1、将传输的当前数据包设置为高优先级任务,由CPU分配资源给所述当前是数据包;S2、在CPU给所述当前数据包分配好资源的传输过程中启动与所述当前数据包对应的DMA传输,将所述DMA传输转至低优先级任务;S3、释放高优先级任务占用的CPU资源,由CPU分配所述MDA传输所需的资源,完成所述DMA传输;S4、重复步骤S1~S3,实现所有需要传输的数据包及其对应的DMA传输的数据传输操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京简约纳电子有限公司,未经北京简约纳电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910230653.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种MPU与FPGA扩展多串口的实现方法
- 下一篇:量测系统及数据传输接口
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置