[发明专利]一种多芯片串联自动地址编码系统及方法在审

专利信息
申请号: 201910305473.5 申请日: 2019-04-16
公开(公告)号: CN110083570A 公开(公告)日: 2019-08-02
发明(设计)人: 黄安民;刘志赟 申请(专利权)人: 深圳市致宸信息科技有限公司
主分类号: G06F15/173 分类号: G06F15/173;G06F15/78
代理公司: 暂无信息 代理人: 暂无信息
地址: 518100 广东省深圳市南山区*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多芯片串联自动地址编码系统及方法,包括主控装置和N个芯片,主控装置与第一个芯片连接,由第一个芯片至第N个芯片起,芯片的发送端与下一个芯片的接收端连接;主控装置,用于给第一个芯片发送自动分配地址指令;自动分配地址指令包括ID;芯片,用于接收自动分配地址指令,对自动分配地址指令进行解码,得到ID,将ID设置为芯片ID,并将ID按照运算规则进行运算,得到运算自动分配地址指令,并将运算自动分配地址指令发送给下一个芯片。通信效率高;通过自动地址编码,无需占用芯片的IO口设置芯片地址,更换芯片时可随时重新分配芯片地址,便于芯片的维修与更换,使用更方便。本发明涉及通信技术领域。
搜索关键词: 芯片 自动分配地址 指令 自动地址编码 主控装置 运算 芯片地址 多芯片 串联 通信技术领域 通信效率 芯片连接 运算规则 重新分配 解码 发送端 接收端 发送 占用 维修
【主权项】:
1.一种多芯片串联自动地址编码系统,其特征在于,其包括:主控装置和N个芯片,所述主控装置与第一个所述芯片连接,由第一个所述芯片至第N个所述芯片起,所述芯片的发送端与下一个所述芯片的接收端连接;所述主控装置,用于给第一个所述芯片发送自动分配地址指令;所述自动分配地址指令包括ID;所述芯片,用于接收所述自动分配地址指令,对所述自动分配地址指令进行解码,得到所述ID,将所述ID设置为芯片ID,并将所述ID按照运算规则进行运算,得到运算自动分配地址指令,并将所述运算自动分配地址指令发送给下一个所述芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市致宸信息科技有限公司,未经深圳市致宸信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910305473.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top