[发明专利]一种基于静态预放积分器的一阶调制器有效
申请号: | 201910392465.9 | 申请日: | 2019-05-13 |
公开(公告)号: | CN110190853B | 公开(公告)日: | 2023-02-24 |
发明(设计)人: | 吴建辉;高波;李红 | 申请(专利权)人: | 东南大学 |
主分类号: | H03M1/40 | 分类号: | H03M1/40 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 徐莹 |
地址: | 210096 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于静态预放积分器的一阶调制器,包括:一个静态预放积分器、一个四输入差分比较器、两个DAC电容阵列、一个模为N的二进制计数器,其中输入差分信号连接静态预放积分器的输入端,且输出端与差分比较器的两个反向输入端相连;差分比较器的两个输出端分别与计数器的输入端、两个DAC电容阵列的输入端相连;两个DAC电容阵列的输出端分别与输入差分信号运算处理后连接至差分比较器的两个正向输入端;将计数器的输出端作为整个调制器的输出。本发明节省了积分操作,节省了大部分积分器带来的功耗,大大加快了比较器的建立速度;一定程度减小了比较器由于亚稳态导致的误判,提升了整个调制器的有效位数,可实现奈奎斯特带宽的ADC性能。 | ||
搜索关键词: | 一种 基于 静态 积分器 一阶 调制器 | ||
【主权项】:
1.一种基于静态预放积分器的一阶调制器,其特征在于,包括:一个静态开环预放积分器、一个四输入差分比较器、两个DAC电容阵列、一个模为N的二进制计数器,其中输入差分信号连接静态预放积分器的输入端,且静态预放积分器的输出端与差分比较器的两个反向输入端相连;差分比较器的两个输出端分别与计数器的输入端、两个DAC电容阵列的输入端相连;两个DAC电容阵列的输出端分别与输入差分信号运算处理后连接至差分比较器的两个正向输入端;并且,将计数器的输出端作为整个调制器的输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910392465.9/,转载请声明来源钻瓜专利网。