[发明专利]跨芯片维护缓存一致性策略的装置与方法有效
申请号: | 201910493282.6 | 申请日: | 2019-06-06 |
公开(公告)号: | CN110221985B | 公开(公告)日: | 2021-04-23 |
发明(设计)人: | 王海洋;姜莹 | 申请(专利权)人: | 成都海光集成电路设计有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06F12/0831 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 张磊 |
地址: | 610000 四川省成都市高新区天府大道*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种跨芯片维护缓存一致性策略的装置与方法,能减少跨芯片维护缓存一致性策略时探测信息响应的延时,并且减少芯片间总线上探测信息的带宽。所述装置,包括:第一探测过滤器模块,设置在第一芯片的接口处,用于在监测到第二芯片的第一主设备发送的读所述第一芯片的内存的请求时,若判断获知所述第一芯片的内存的地址存储在所述第二芯片的任一第二主设备的缓存中,则通过所述第二芯片的第二探测过滤器模块向该任一第二主设备发送探测信息,以使该任一第二主设备根据所述探测信息将所述第一芯片的内存的地址写入所述第一主设备的缓存中,其中,所述第一芯片和第二芯片共享内存,所述第一主设备和第二主设备需要维护缓存一致性策略。 | ||
搜索关键词: | 芯片 维护 缓存 一致性 策略 装置 方法 | ||
【主权项】:
1.一种跨芯片维护缓存一致性策略的装置,其特征在于,包括:第一探测过滤器模块,设置在第一芯片的接口处,用于在监测到第二芯片的第一主设备发送的读所述第一芯片的内存的请求时,若判断获知所述第一芯片的内存的地址存储在所述第二芯片的任一第二主设备的缓存中,则通过所述第二芯片的第二探测过滤器模块向该任一第二主设备发送探测信息,以使该任一第二主设备根据所述探测信息将所述第一芯片的内存的地址写入所述第一主设备的缓存中,其中,所述第一芯片和第二芯片共享内存,所述第一主设备和第二主设备需要维护缓存一致性策略。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都海光集成电路设计有限公司,未经成都海光集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910493282.6/,转载请声明来源钻瓜专利网。