[发明专利]一种新型处理器之间互联结构在审

专利信息
申请号: 201910494291.7 申请日: 2019-06-09
公开(公告)号: CN110297802A 公开(公告)日: 2019-10-01
发明(设计)人: 贾阳;徐彦飞 申请(专利权)人: 苏州长江睿芯电子科技有限公司
主分类号: G06F15/173 分类号: G06F15/173
代理公司: 暂无信息 代理人: 暂无信息
地址: 215600 江苏省苏州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种新型处理器之间互联结构,包括最底层、中间层和最高层,所述最底层包括有多个处理器组、共享加速器组、共享存贮器、总线连接器,所述处理器组组设置多个内核,多个处理器组同时连接有共享加速器组和共享存贮器,所述中间层设有多个路由节点,一个所述路由节点与每个处理器组的多个内核挂接,所述最高层设有输入/输出控制器,所述输入/输出控制器连接路由节点。本发明的有益效果是:采用一个路由节点挂接多个内核的方式,以此减少运算核心在整个多核系统内部数据交互的跳数。同时,输入/输出控制器也采用同样的方式链接路由节点,以改善多核系统外部与多核系统内部数据交互的跳数。
搜索关键词: 路由节点 输入/输出控制器 处理器组 多核系统 内核 内部数据交互 共享存贮器 新型处理器 互联结构 加速器 中间层 最底层 挂接 跳数 总线连接器 连接路由 运算核心 共享 处理器 链接 外部
【主权项】:
1.一种新型处理器之间互联结构,其特征在于:包括最底层、中间层和最高层,所述最底层包括有多个处理器组、共享加速器组、共享存贮器、总线连接器,所述处理器组组设置多个内核,多个处理器组同时连接有共享加速器组和共享存贮器,所述中间层设有多个路由节点,一个所述路由节点与每个处理器组的多个内核挂接,所述最高层设有输入/输出控制器,所述输入/输出控制器连接路由节点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州长江睿芯电子科技有限公司,未经苏州长江睿芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910494291.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top