[发明专利]一种哈希加解密运算方法、系统、设备及计算机存储介质在审
申请号: | 201910526775.5 | 申请日: | 2019-06-18 |
公开(公告)号: | CN110378129A | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 徐翔宇 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F21/60 | 分类号: | G06F21/60;G06F21/76 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王雨 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种哈希加解密运算方法、系统、设备及计算机存储介质,应用于CPU,获取待处理数据;将待处理数据存储至与CPU连接的FPGA的缓存中;启动FPGA中与待处理数据对应的目标哈希运算程序,以使FPGA并行运行目标哈希运算程序对待处理数据进行处理得到处理结果。本申请提供的一种哈希加解密运算方法、系统、设备及计算机可读存储介质,CPU将获取的待处理数据存储至自身连接的FPGA的缓存中,再启动FPGA中相应的目标哈希运算程序,从而使得FPGA并行运行目标哈希运算程序对待处理数据进行处理得到相应的处理结果,与现有的CPU只能串行对待处理数据进行哈希运算相比,可以提高运算效率。 | ||
搜索关键词: | 哈希运算 待处理数据 加解密运算 处理数据 哈希 计算机存储介质 缓存 并行运行 存储 计算机可读存储介质 运算效率 自身连接 再启动 申请 应用 | ||
【主权项】:
1.一种哈希加解密运算方法,其特征在于,应用于CPU,包括:获取待处理数据;将所述待处理数据存储至与所述CPU连接的FPGA的缓存中;启动所述FPGA中与所述待处理数据对应的目标哈希运算程序,以使所述FPGA并行运行所述目标哈希运算程序对所述待处理数据进行处理得到处理结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910526775.5/,转载请声明来源钻瓜专利网。