[发明专利]一种基于FPGA的去乒乓数据存储方法有效

专利信息
申请号: 201910553125.X 申请日: 2019-06-25
公开(公告)号: CN110532219B 公开(公告)日: 2021-04-27
发明(设计)人: 肖钰;朱凯强;王翊坤;孙厚军;赵国强 申请(专利权)人: 北京理工大学
主分类号: G06F15/78 分类号: G06F15/78;G06F12/02;G06F12/0877
代理公司: 北京理工大学专利中心 11120 代理人: 李微微
地址: 100081 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA的去乒乓数据存储方法,通过在FPGA中划定一个RAM,在读取上一帧部分数据后,在空出的存储空间中存储下一阵部分数据;而且奇数帧存储顺序相同,读取顺序也相同,偶数帧存储顺序相同,读取顺序相同,相对常用的乒乓存储方法,可以达到最多的节省一半的RAM,从而节省FPGA的MEM资源。
搜索关键词: 一种 基于 fpga 乒乓 数据 存储 方法
【主权项】:
1.一种数据存储方法,其特征在于,包括如下步骤:/n步骤零、假设输入的二维数据的一帧大小为M×N,即M行N列;第i行第j列元素用ai,j表示,将M和N写成如下关系式:/nN=p×M+q/n其中p为整数,且p∈[1,+∞),q为整数,且q∈[0,M-1];/n在FPGA中划定大小为的RAM;其中表示对数据*向上取整;令即RAM大小为L×N;/n步骤一、针对输入数据,按照行方向,将M×N大小的二维数据缓存到所述RAM中;/n步骤二、将存储到所述RAM中的第一帧数据,按照列方向,逐列进行读取;/n步骤三、当读取完第p列数据时,开始往RAM中缓存第二帧数据的第1行,即:将该第1行中元素a1,1、a1,2、…a1,p顺序存放到RAM第1行的第1个数据位置、第2个数据位置…第p个数据位置;将第1行中元素a1,p+1、a1,p+2、…a1,2p顺序存放到RAM第2行的第1个数据位置、第2个数据位置…第p个数据位置;以此类推,直至元素a1,N缓存到第L行的第个数据位置;/n步骤四,按照步骤三的方法读取RAM中第一帧数据的第1行中第p列到第2p列数据,当读取完第2p列数据时,开始往RAM的第p+1列到2p的存储空间中,缓存第二帧数据的第2行,依次类推,直至读取完第一帧数据,并且缓存完第二帧数据;/n步骤五,从第一列开始,按列读取RAM中第二帧数据,读取顺序为:a1,1、a2,1、…aM,1、a1,2、a2,2、…aM,2…a1,p、a2,p、…aM,p,即完成第二帧数据前p列数据的读取;/n步骤六,当读取完第二帧数据前p列数据时,开始往RAM中缓存第三帧数据的第1行,写入顺序为:a1,1、a1,2、…a1,N,与此同时,读取第二帧数据的p+1列到第2p列,读取顺序为:a1,p+1、a2,p+1、…aM,p+1、a1,p+2、a2,p+2、…aM,p+2…a1,2p、a2,2p、…aM,2p;/n步骤七,往RAM中缓存第三帧数据第2行,写入顺序为:a2,1、a2,2、…a2,N,与此同时,读取第二帧数据的2p+1列到第3p列,读取顺序为:a1,2p+1、a2,2p+1、…aM,2p+1、a1,2p+2、a2,2p+2、…aM,2p+2…a1,3p、a2,3p、…aM,3p;/n步骤八,按照步骤七的方法,直到读取完第二帧数据,并将第三帧数据全部写入RAM;/n步骤九,以此类推,步骤二到步骤八的方法,不断的对输入数据进行缓存和读取。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910553125.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top