[发明专利]一种基于Cascode电感异位耦合的低噪声放大器在审
申请号: | 201910564723.7 | 申请日: | 2019-06-27 |
公开(公告)号: | CN110149099A | 公开(公告)日: | 2019-08-20 |
发明(设计)人: | 杨格亮;曲明;陈明辉;廖春连;王旭东 | 申请(专利权)人: | 中国电子科技集团公司第五十四研究所 |
主分类号: | H03F3/195 | 分类号: | H03F3/195;H03F1/56;H03F1/26 |
代理公司: | 河北东尚律师事务所 13124 | 代理人: | 王文庆 |
地址: | 050081 河北省石家庄市中山西路5*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于Cascode电感异位耦合的低噪声放大器,属于射频集成电路技术领域。该低噪声放大器的基本放大单元由Cascode共源(射)共栅(基)晶体管和四端口电感异位耦合器构成,其中电感异位耦合器的第一端口连接到电源、第二端口连接到共栅(基)晶体管的栅(基)极、第三端口连接到共源(射)晶体管的源(射)极、第四端口接到地。在低噪声放大器电路中引入电感异位耦合器一方面能够降低噪声系数,防止全反射的发生,另一方面能够优化芯片的版图布局减小芯片尺寸。本发明可应用于中、高频低噪声放大器芯片设计中对带内噪声进行抑制。 | ||
搜索关键词: | 电感 异位 低噪声放大器 端口连接 耦合器 晶体管 耦合的 共源 共栅 低噪声放大器电路 芯片 射频集成电路 放大器芯片 高频低噪声 版图布局 带内噪声 放大单元 降低噪声 全反射 四端口 减小 电源 引入 应用 优化 | ||
【主权项】:
1.一种基于Cascode电感异位耦合的低噪声放大器,其特征在于,包括输入端、输出端、第一电源、第二电源、第一偏置电路、第二偏置电路和两级Cascode电感异位耦合放大电路,两级Cascode电感异位耦合放大电路之间设有级间耦合电容;每级Cascode电感异位耦合放大电路均包括Cascode基本放大单元和异位耦合器;所述Cascode基本放大单元由串联堆叠连接的共栅/基晶体管和共源/射晶体管组成,其中,共栅/基晶体管的源/射极连接到共源/射晶体管的漏/集电极;第一级Cascode电感异位耦合放大电路的异位耦合器包括第一电感器和第二电感器,第二级Cascode电感异位耦合放大电路的异位耦合器包括第三电感器和第四电感器,第二电感器和第三电感器带有中心抽头;第一级Cascode电感异位耦合放大电路中,共源/射晶体管的栅/基极连接到第一电感器的一端,第一电感器的另一端与所述输入端相连;第一偏置电路并联在所述输入端与第二电源之间;共栅/基晶体管的漏/集电极连接第二电感器的一端,第二电感器的另一端连接到第一电源,第二电感器的中心抽头与所述级间耦合电容的一端相连接,级间耦合电容的另一端与第二级Cascode电感异位耦合放大电路中的共源/射晶体管的栅/基极相连;第二级Cascode电感异位耦合放大电路中,共栅/基晶体管的漏/集电极连接第三电感器的一端,第三电感器的另一端通过一个电阻连接到第一电源,第三电感器的中心抽头连接到所述输出端;第二偏置电路并联在第二级Cascode电感异位耦合放大电路中共源/射晶体管的栅/基极与第二电源之间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910564723.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种高线性度的低噪声放大器
- 下一篇:柔性电子器件及其制备方法