[发明专利]通过高斯模糊进行采样速率转换有效
申请号: | 201910663465.8 | 申请日: | 2019-07-22 |
公开(公告)号: | CN110768663B | 公开(公告)日: | 2020-12-22 |
发明(设计)人: | A·马丁·马林森 | 申请(专利权)人: | 硅谷介入有限公司 |
主分类号: | H03L7/091 | 分类号: | H03L7/091;H03L7/087;H03L7/093;H03L7/099;H03L7/18 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 杜诚;杨林森 |
地址: | 加拿大不列*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在本文中描述了一种用于将异步数据恢复到固定时钟域中的装置。已知技术的锁相环(PLL)由修改的正交解析器取代,并且来自解析器的输出重新产生输入异步数据的所选频率分量。该重新产生的数据时钟的零交叉用于对输入数据流进行采样。该技术的一个优点是它在单个时钟上作为状态机操作,并且不需要诸如相位检测器或VCO的模拟部件。在另一实施方式中,来自输入数据流的样本根据高斯脉冲改变,使得能够将采样速率从一个时钟域转换到另一时钟域。 | ||
搜索关键词: | 通过 模糊 进行 采样 速率 转换 | ||
【主权项】:
1.一种电路,包括:/n分频器,具有输入和输出,所述输入被配置成接收具有输入信号的预期采样速率的时钟信号,以及所述输出被配置成提供具有所述输入信号的所述预期采样速率的一半的频率的分频时钟信号;/n振荡器,具有正弦输出以及余弦输出,所述正弦输出被配置成提供具有所述输入信号的所述预期采样速率的一半的正弦信号,所述余弦输出被配置成提供具有所述输入信号的所述预期采样速率的一半的余弦信号;/n第一乘法器,具有:耦接至所述振荡器的所述正弦输出的第一输入和被配置成接收所述分频时钟信号的第二输入,以及被配置成提供所述正弦信号与所述分频器的输出的乘积的输出;/n第二乘法器,具有:耦接至所述振荡器的所述余弦输出的第一输入和被配置成接收所述分频时钟信号的第二输入,以及被配置成提供所述余弦信号与所述分频器的所述输出的乘积的输出;/n第一低通滤波器,具有:耦接至所述第一乘法器的输入以及被配置成提供第一滤波信号的输出;/n第二低通滤波器,具有:耦接至所述第二乘法器的输入以及被配置成提供第二滤波信号的输出;/n第三乘法器,具有:耦接至所述振荡器的所述正弦输出的第一输入和耦接至所述第一低通滤波器的所述输出的第二输入,以及被配置成提供所述正弦信号与所述第一滤波信号的乘积的输出;/n第四乘法器,具有:耦接至所述振荡器的所述余弦输出的第一输入和耦接至所述第二低通滤波器的所述输出的第二输入,以及被配置成提供所述余弦信号与所述第二滤波信号的乘积的输出;/n加法器,具有:耦接至所述第三乘法器的所述输出的第一输入和耦接至所述第四乘法器的所述输出的第二输入,以及被配置成提供所述第三乘法器的输出与所述第四乘法器的输出之和的输出;/n第五乘法器,具有:耦接至所述加法器的所述输出的输入以及被配置成提供第一乘法信号的输出,所述第一乘法信号是所述加法器的输出的平方;以及/n第六乘法器,具有:被配置成接收所述第一乘法信号的第一输入和被配置成接收输入数据流的第二输入,以及被配置成提供所述第一乘法信号与所述输入信号的乘积的输出。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅谷介入有限公司,未经硅谷介入有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910663465.8/,转载请声明来源钻瓜专利网。