[发明专利]一种用于读写DDR内存的延时参数优化方法和系统有效
申请号: | 201910686409.6 | 申请日: | 2019-07-29 |
公开(公告)号: | CN110428856B | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | 林立;丘恒良 | 申请(专利权)人: | 珠海市一微半导体有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G11C7/10;G06F13/16 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 519000 广东省珠海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明一种用于读写DDR内存的延时参数优化方法和系统,该延时参数优化方法包括:按照预设步长调节设置DDR时钟频率;每按照预设步长调节一次DDR时钟频率,轮番将写延时参数和读延时参数中的一种固定配置在DDR控制器中,另一种则由DDR控制器控制在一个可用延时区间内遍历筛选;当DDR时钟频率被调节为目标DDR频率值时,控制DDR控制器配置前述获取的写延时参数和读延时参数,实现目标DDR频率值下利用最优的时间采样窗口读写DDR内存中的数据。本发明利用写延时参数和读延时参数配置形成的最优的时间采样窗口读写DDR内存中的数据,提高读写DDR内存的准确性和可靠性。 | ||
搜索关键词: | 一种 用于 读写 ddr 内存 延时 参数 优化 方法 系统 | ||
【主权项】:
1.一种用于读写DDR内存的延时参数优化方法,其特征在于,该延时参数优化方法包括:按照预设步长调节设置DDR时钟频率;每按照预设步长调节一次DDR时钟频率,轮番将写延时参数和读延时参数中的一种固定配置在DDR控制器中,另一种则由DDR控制器控制在一个可用延时区间内遍历筛选;当DDR时钟频率被调节为目标DDR频率值时,控制DDR控制器配置前述获取的写延时参数和读延时参数,实现目标DDR频率值下利用最优的时间采样窗口读写DDR内存;其中,可用延时区间设置在DDR控制器当前采样的数据对应的脉冲宽度范围内。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市一微半导体有限公司,未经珠海市一微半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910686409.6/,转载请声明来源钻瓜专利网。
- 上一篇:具有本地分别同步的内存模块
- 下一篇:一种基于滞回特性器件的存储器