[发明专利]沟槽型双层栅MOSFET的制造方法有效
申请号: | 201910742904.4 | 申请日: | 2019-08-13 |
公开(公告)号: | CN110491782B | 公开(公告)日: | 2021-11-09 |
发明(设计)人: | 顾昊元;蔡晨 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
主分类号: | H01L21/28 | 分类号: | H01L21/28;H01L21/768 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 郭四华 |
地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种沟槽型双层栅MOSFET的制造方法,包括步骤:形成多个沟槽,沟槽包括多个栅沟槽以及至少一个源引出沟槽;形成底部介质层和源极多晶硅;采用HDP CVD淀积加回刻工艺形成多晶硅间氧化层;形成栅介质层;进行多晶硅淀积形成第二多晶硅层;对第二多晶硅层进行回刻,由回刻后填充于栅沟槽中的第二多晶硅层组成多晶硅栅,源引出沟槽的侧面也保留有剩余的第二多晶硅层;进行金属下介质层生长,生长厚度大于目标厚度,且金属下介质层的生长厚度满足将源引出沟槽中的间隙区完全填充;进行湿法刻蚀使金属下介质层的厚度减薄到目标厚度;步骤九、刻蚀形成接触孔的开口并填充金属。本发明能降低工艺成本,提高产品质量。 | ||
搜索关键词: | 沟槽 双层 mosfet 制造 方法 | ||
【主权项】:
1.一种沟槽型双层栅MOSFET的制造方法,其特征在于,包括如下步骤:/n步骤一、采用光刻定义加刻蚀工艺在半导体衬底上形成多个沟槽,所述沟槽包括多个栅沟槽以及至少一个源引出沟槽,所述栅沟槽形成于器件单元区,所述源引出沟槽位于所述器件单元区外侧,所述源引出沟槽和各所述栅沟槽相连通,所述源引出沟槽的宽度大于所述栅沟槽的宽度;/n步骤二、形成底部介质层和源极多晶硅,所述底部介质层覆盖在所述沟槽的底部表面和所述沟槽的底部区域的侧面,所述源极多晶硅填充在形成有所述底部介质层的所述沟槽的底部区域;/n步骤三、采用HDP CVD淀积加回刻工艺在所述源极多晶硅的表面形成多晶硅间氧化层;/n步骤四、在所述源极多晶硅顶部的所述沟槽的侧面形成栅介质层;/n步骤五、进行多晶硅淀积形成第二多晶硅层,所述第二多晶硅层将所述栅沟槽的所述源极多晶硅的顶部区域完全填充,所述第二多晶硅层未将所述源引出沟槽的所述源极多晶硅的顶部区域完全填充并形成有间隙区,所述第二多晶硅层还延伸到所述沟槽的外侧;/n步骤六、对所述第二多晶硅层进行回刻,回刻后的所述第二多晶硅层仅填充在所述栅沟槽中以及位于所述源引出沟槽的侧面,所述源引出沟槽的所述源极多晶硅的顶部表面以及所述沟槽外的所述第二多晶硅层都被去除,由填充于所述栅沟槽中的所述第二多晶硅层组成多晶硅栅;/n步骤七、进行金属下介质层生长,所述金属下介质层的生长厚度大于所需要的目标厚度,且所述金属下介质层的生长厚度满足将所述源引出沟槽中的间隙区完全填充;/n步骤八、对所述金属下介质层进行湿法刻蚀使所述金属下介质层的厚度减薄到目标厚度;/n步骤九、根据光刻定义进行刻蚀形成接触孔的开口,之后在所述接触孔的开口中填充金属;所述接触孔包括位于所述源引出沟槽中的第一接触孔,所述第一接触孔穿过所述金属下介质层,通过步骤七中生长的所述金属下介质层将所述源引出沟槽中的间隙区完全填充来改善所述第一接触孔的形貌稳定性。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910742904.4/,转载请声明来源钻瓜专利网。
- 上一篇:MIP电容的制造方法
- 下一篇:晶片的加工方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造