[发明专利]一种数字脉宽调制电路及工作方法有效

专利信息
申请号: 201910753486.9 申请日: 2019-08-15
公开(公告)号: CN110661513B 公开(公告)日: 2022-09-13
发明(设计)人: 张章;崔明辉;唐泽晨;程心;解光军 申请(专利权)人: 合肥工业大学
主分类号: H03K7/08 分类号: H03K7/08;H02M1/14
代理公司: 合肥方舟知识产权代理事务所(普通合伙) 34158 代理人: 刘跃
地址: 230000 *** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及电源管理芯片技术领域,具体涉及一种数字脉宽调制电路,包括基于计数器的粗延迟模块、基于锁相环的时钟管理模块、两级同步触发电路模块、基于进位链单元的精细延迟模块、占空比译码模块、门控时钟单元。本发明的有益效果:在高电平输出触发和异步精细相移时钟信号两条主要路径上均使用了两级同步的触发器,使得不同路径延时平衡,同时防止输入时钟上升沿与精细相移时钟触发信号上升沿相移很近,造成建立时间和保持时间违例,导致数据的丢失和亚稳态的发生,同时利用时钟管理模块得到四路相差为90°的信号,四路相移时钟信号经过门控时钟单元以及精细延迟模块后,提高了数字开关变换器电压调控的响应速度。
搜索关键词: 一种 数字 脉宽调制 电路 工作 方法
【主权项】:
1.一种数字脉宽调制电路,其特征在于,包括基于计数器的粗延迟模块、基于锁相环的时钟管理模块、两级同步触发电路模块、基于进位链单元的精细延迟模块、占空比译码模块、门控时钟单元电路,/n所述占空比译码模块用于将外部输入的数据流信号d[n:0]分割成三段信号,所述三段信号分别定义为高h位数据流信号、中间m位数据流信号、低1位精细数据流信号;/n所述粗延迟模块产生粗调信号,并在相移时钟信号CLK_0上升沿触发下,按照3bit计数器进行计数,当计数值为0的时候开始计数,并与高h位数据流信号相比较,在计满相应粗调信号对应的数值周期时,开始把粗调信号拉低;/n所述时钟管理模块接收外部输入的时钟信号CLK_IN,并以90°相位为步长产生4路频率的相移时钟信号,分别定义为CLK_0、CLK_90、CLK_180、CLK_270,得到单个时钟周期内均分的4个两两相差90°相位的信号后传递给四选一多路选择器;/n所述两级同步触发电路模块输出精细延迟信号,并对两级触发器进行驱动,当精细延迟信号相对CLK_0相移大于180°时,利用上升沿触发;当精细延迟信号相对CLK_0相移小于180°时,利用下降沿触发;/n所述精细延迟模块对经过门控时钟单元电路后的64路译码信号进行带进位加法操作,得到进位链精确延迟输出信号,并作为触发时钟发送给两级同步触发电路模块;/n所述门控时钟单元电路接受来自译码器的2
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥工业大学,未经合肥工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910753486.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top