[发明专利]一种高效的处理器数据加载装置及方法在审
申请号: | 201910857060.8 | 申请日: | 2019-09-11 |
公开(公告)号: | CN110716754A | 公开(公告)日: | 2020-01-21 |
发明(设计)人: | 赵冠一;施晶晶;吴铁彬;郝子宇;王之辰;谭弘兵;陈正博 | 申请(专利权)人: | 无锡江南计算技术研究所 |
主分类号: | G06F9/4401 | 分类号: | G06F9/4401 |
代理公司: | 33246 浙江千克知识产权代理有限公司 | 代理人: | 任婷婷 |
地址: | 214100 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及计算机体系结构与处理器微结构技术领域,具体为一种高效的处理器数据加载装置及方法。一种高效的处理器数据加载装置,包括组包模块,用于接收扫入数据并将扫入数据组成IO写请求包;请求发送模块,用于将IO写请求包中的IO写访问信息依次转成IO写操作以发送至处理器内部IO寄存器进行写操作;响应处理模块,用于接收处理器内部IO寄存器返回的写响应信号并进行处理。一种高效的处理器数据加载方法,包括1)通过组包模块串行接收扫入数据,并将扫入数据组成由8个IO写访问信息串行拼接而成的IO写请求包。本申请通过组包模块和请求发送模块能够将所需加载数据进行批量长包扫描转IO写操作,使数据加载效率得到有效提高。 | ||
搜索关键词: | 处理器数据 写操作 写请求 组包 请求发送模块 加载装置 数据组成 寄存器 写访问 处理器 计算机体系结构 数据加载效率 响应处理模块 接收处理器 串行接收 加载数据 响应信号 微结构 长包 加载 拼接 扫描 发送 返回 申请 | ||
【主权项】:
1.一种高效的处理器数据加载装置,其特征在于:包括/n组包模块,用于接收扫入数据并将扫入数据组成IO写请求包;/n请求发送模块,用于将IO写请求包中的IO写访问信息依次转成IO写操作以发送至处理器内部IO寄存器进行写操作;/n响应处理模块,用于接收处理器内部IO寄存器返回的写响应信号并进行处理。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡江南计算技术研究所,未经无锡江南计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910857060.8/,转载请声明来源钻瓜专利网。