[发明专利]一种硬件冗余的通信架构在审

专利信息
申请号: 201910878671.0 申请日: 2019-09-18
公开(公告)号: CN110597124A 公开(公告)日: 2019-12-20
发明(设计)人: 陈龙;李响;周强;仲浩;周谷庆;赵玉灿 申请(专利权)人: 南京南瑞继保电气有限公司;南京南瑞继保工程技术有限公司;国网电力科学研究院有限公司
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 暂无信息 代理人: 暂无信息
地址: 211102 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种硬件冗余的通信架构,包括两路相互独立的硬件接口:第一、二硬件接口、主从FPGA模块和主从DSP模块;外部双通道物理接口分别对应连接第一、二硬件接口,第一、二硬件接口分别对应连接主FPGA模块和从FPGA模块;主从FPGA模块分别对应连接主从DSP模块;主从FPGA模块之间、主从DSP模块之间均通过高速数据冗余通道进行数据交互,主FPGA和主DSP之间通过高速总线实现数据交互,从FPGA和从DSP之间通过高速总线进行数据交互。本发明的通信架构,能够在单设备上实现双链路双系统独立运行,同时互为冗余互相监视,抗硬件异常的能力大大提高,通信速度和实时性相对传统现场总线明显提升。
搜索关键词: 主从 硬件接口 数据交互 高速总线 通信架构 独立运行 高速数据 互为冗余 冗余通道 物理接口 现场总线 硬件冗余 单设备 实时性 双链路 双通道 双系统 两路 监视 外部 通信
【主权项】:
1.一种硬件冗余的通信架构,其特征在于:所述通信架构中的内部数据处理系统包括两路相互独立的硬件接口:第一硬件接口和第二硬件接口、主从FPGA模块和主从DSP模块;外部双通道物理接口分别对应连接第一硬件接口和第二硬件接口,第一硬件接口和第二硬件接口分别对应连接主FPGA模块和从FPGA模块;主从FPGA模块分别对应连接主从DSP模块;主从FPGA模块之间、主从DSP模块之间均通过高速数据冗余通道进行数据交互,主FPGA和主DSP之间通过高速总线实现数据交互,从FPGA和从DSP之间通过高速总线进行数据交互;/n外部通信数据通过相互独立的硬件接口进出内部数据处理系统,信号的前端处理由主从FPGA模块完成,信号的后端处理由主从DSP模块完成。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京南瑞继保电气有限公司;南京南瑞继保工程技术有限公司;国网电力科学研究院有限公司,未经南京南瑞继保电气有限公司;南京南瑞继保工程技术有限公司;国网电力科学研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910878671.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top