[发明专利]一种基于JPEG2000的串并复用流水线型VLSI结构在审
申请号: | 201910884940.4 | 申请日: | 2019-09-19 |
公开(公告)号: | CN110675305A | 公开(公告)日: | 2020-01-10 |
发明(设计)人: | 梁煜;黄绪;张为 | 申请(专利权)人: | 天津大学 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T9/00;H04N19/13;H04N19/176;H04N19/63 |
代理公司: | 12201 天津市北洋有限责任专利代理事务所 | 代理人: | 曹玉平 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种基于JPEG2000的串并复用流水线型VLSI结构,包括预处理模块、离散小波变换模块、第一级N路选择器、N路位平面编码模块、N路算术编码器模块、第二级N路选择器和码流组织模块。预处理模块的输出端与离散小波变换模块的输入端连接,离散小波变换模块输出端与第一级N路选择器输入端连接,第一级N路选择器的输出端与N路位平面编码模块输入端连接,N路位平面编码模块输出端与N路算术编码模块输入端连接,N路算术编码模块输出端与第二级N路选择器连接,第二级N路选择器输出端与码流组织模块输入端连接。采用本发明串并复用流水线型VLSI结构对图像数据进行压缩处理,在资源利用增加n倍的情况下,压缩速度提升2n倍,大大提升了硬件电路效率。 | ||
搜索关键词: | 路选择器 离散小波变换 模块输出端 模块输入端 位平面编码 第一级 输出端 输入端连接 预处理模块 流水线型 算术编码 复用 码流 算术编码器 速度提升 图像数据 压缩处理 硬件电路 资源利用 压缩 | ||
【主权项】:
1.一种基于JPEG2000的串并复用流水线型VLSI结构,其特征在于,包括预处理模块、离散小波变换模块、第一级N路选择器、N路位平面编码模块、N路算术编码器模块、第二级N路选择器和码流组织模块;其中,N=2~16;/n所述预处理模块的输出端与所述离散小波变换模块的输入端连接,所述离散小波变换模块输出端与所述第一级N路选择器输入端连接,所述第一级N路选择器的输出端与所述N路位平面编码模块输入端连接,所述N路位平面编码模块输出端与N路算术编码模块输入端连接,所述N路算术编码模块输出端与第二级N路选择器连接,所述第二级N路选择器输出端与所述码流组织模块输入端连接。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910884940.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种图片水印编码方法
- 下一篇:高光谱图像数据的处理系统