[发明专利]一种基于公式语言的并行极化码BP译码器的设计方法有效

专利信息
申请号: 201910885849.4 申请日: 2019-09-19
公开(公告)号: CN110635809B 公开(公告)日: 2022-12-13
发明(设计)人: 张川;吉超;尤肖虎 申请(专利权)人: 东南大学
主分类号: H03M13/13 分类号: H03M13/13
代理公司: 南京苏高专利商标事务所(普通合伙) 32204 代理人: 王安琪
地址: 211189 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于公式语言的并行极化码BP译码器的设计方法,包括如下步骤:根据极化码BP译码算法因子图的结构特性推导出通用的设计公式F(N,M),N,M分别表示极化码BP译码器的码长和并行度,所述设计公式为根据硬件模块映射得到的公式符号的级联;对设计公式F(N,M)中的所有硬件模块符号进行功能解释,并给出结构实现;给出确定设计公式F(N,M)的算法,保证F(N,M)唯一对应于确定的码长和并行度;描述Python设计平台的处理过程,将F(N,M)映射为可综合的硬件RTL描述;将硬件RTL描述进行EDA工具的仿真验证,得到并行极化码BP译码器的性能参数。本发明能够适用于码长和并行度任意变化的情况,提高开发效率和设计的灵活性,根据设计者的需求进行参数化的配置。
搜索关键词: 一种 基于 公式 语言 并行 极化 bp 译码器 设计 方法
【主权项】:
1.一种基于公式语言的并行极化码BP译码器的设计方法,其特征在于,包括如下步骤:/n(1)根据极化码BP译码算法因子图的结构特性推导出通用的设计公式F(N,M),N,M分别表示极化码BP译码器的码长和并行度,所述设计公式为根据硬件模块映射得到的公式符号的级联;/n(2)对设计公式F(N,M)中的所有硬件模块符号进行功能解释,并给出结构实现;/n(3)给出确定设计公式F(N,M)的算法,保证F(N,M)唯一对应于确定的码长和并行度;/n(4)描述Python设计平台的处理过程,将F(N,M)映射为可综合的硬件RTL描述;/n(5)将硬件RTL描述进行EDA工具的仿真验证,得到并行极化码BP译码器的性能参数。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910885849.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top