[发明专利]数字扫频系统及方法有效

专利信息
申请号: 201910921960.4 申请日: 2019-09-26
公开(公告)号: CN110596457B 公开(公告)日: 2022-04-29
发明(设计)人: 钟燕清;孟真;刘谋;田易;李继秀;张兴成;阎跃鹏 申请(专利权)人: 中国科学院微电子研究所
主分类号: G01R23/02 分类号: G01R23/02
代理公司: 北京兰亭信通知识产权代理有限公司 11667 代理人: 赵永刚
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种数字扫频系统及方法。其中系统包括:软件控制模块,被配置为设置频点的扫频参数,并生成与扫频参数相对应的频率控制命令;和信号发生电路模块,被配置为根据频率控制命令,生成正交的两路模拟扫频信号,并输出正交的两路模拟扫频信号;信号发生电路模块包括:时钟信号子模块、FPGA芯片和数模转换芯片;时钟信号子模块被配置为向FPGA芯片提供时钟驱动信息;FPGA芯片被配置为根据时钟驱动信息和频率控制命令,向数模转换芯片提供正交的两路数字信号和转换时钟信息;数模转换芯片被配置为根据正交的两路数字信号和转换时钟信息,生成两路模拟扫频信号。本发明能够通过软件控制模块配置扫描参数,降低了信号发生电路模块的设计复杂度。
搜索关键词: 数字 系统 方法
【主权项】:
1.一种数字扫频系统,其特征在于,包括:/n软件控制模块,被配置为设置频点的扫频参数,并生成与所述频点的扫频参数相对应的频率控制命令;和/n信号发生电路模块,被配置为根据所述频率控制命令,生成正交的两路模拟扫频信号,并输出所述正交的两路模拟扫频信号;/n所述信号发生电路模块包括:时钟信号子模块、FPGA芯片和数模转换芯片;/n其中,所述时钟信号子模块被配置为向所述FPGA芯片提供时钟驱动信息;所述FPGA芯片被配置为根据所述时钟驱动信息和所述频率控制命令,向所述数模转换芯片提供正交的两路数字信号和转换时钟信息;所述数模转换芯片被配置为根据所述正交的两路数字信号和转换时钟信息,生成所述正交的两路模拟扫频信号。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910921960.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code