[发明专利]实现并行总线从模式的方法及装置、计算机设备、介质在审

专利信息
申请号: 201910942709.6 申请日: 2019-09-30
公开(公告)号: CN110781118A 公开(公告)日: 2020-02-11
发明(设计)人: 秦金昆;吴闽华;孟庆晓;戴瑜 申请(专利权)人: 深圳震有科技股份有限公司
主分类号: G06F13/42 分类号: G06F13/42;G06F13/24
代理公司: 44268 深圳市君胜知识产权代理事务所(普通合伙) 代理人: 王永文;刘文求
地址: 518057 广东省深圳市南山区粤海街*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请涉及实现并行总线从模式的方法及装置、计算机设备、介质,所述方法将MCU与主控CPU通过并行总线相连;其中MCU的GPIO1~GPIO8,8个GPIO连主控CPU的8条地址线;MCU的GPIO9~GPIO16,8个GPIO连主控CPU的8条数据线;GPIO17连接主控CPU的片选控制信号线;MCU的GPIO18连主控CPU的读写控制信号;当使能GPIO17中断,读取GPIO1~8的值,保存为地址值addr;读取GPIO18的值,判断是否=1;如果否的话进入写周期;如果是则转入读周期;以实现并行总线从模式。本文提出以GPIO管脚来实现并行总线的从模式的方法;可以实现在MCU上实现并行总线,并且实现成本低。
搜索关键词: 并行总线 主控CPU 从模式 读取 片选控制信号线 读写控制信号 计算机设备 地址线 读周期 数据线 写周期 使能 转入 中断 保存 申请
【主权项】:
1.一种利用GPIO实现并行总线从模式的方法,其特征在于,所述方法包括:/nA1、将MCU与主控CPU通过并行总线相连;其中MCU的GPIO1~GPIO8,8个GPIO连主控CPU的8条地址线;MCU的GPIO9~GPIO16,8个GPIO连主控CPU的8条数据线;GPIO17连接主控CPU的片选控制信号线;MCU的GPIO18连主控CPU的读写控制信号;/nB、挂载GPIO17中断处理函数;注册GPIO17的中断函数,gpio17_isr;使能GPIO17中断;/nC、当使能GPIO17中断,中断函数,gpio17_isr开启;/nD、在中断函数gpio17_isr中,读取GPIO1~8的值,保存为地址值addr;/nE、读取GPIO18的值,判断是否=1;如果否的话进入写周期;如果是则转入读周期;以实现并行总线从模式。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳震有科技股份有限公司,未经深圳震有科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910942709.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top