[发明专利]逻辑电路失效率确定方法、装置、设备及存储介质有效
申请号: | 201911025735.9 | 申请日: | 2019-10-25 |
公开(公告)号: | CN110763984B | 公开(公告)日: | 2021-06-22 |
发明(设计)人: | 蔡烁;何彬永;尹来容;王伟征;余飞;章登勇;邱佳 | 申请(专利权)人: | 长沙理工大学 |
主分类号: | G01R31/3177 | 分类号: | G01R31/3177 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 侯珊 |
地址: | 410114 湖南省*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于扇出重汇聚结构的逻辑电路失效率确定方法、装置、设备及存储介质;本申请在信号传播过程中,若逻辑门的传播信号中不存在同一扇出源节点的扇出支路信号,则仅根据含有关键逻辑值的传播信号、逻辑门的类型信息及门出错率确定输出的出错率及扇出源信息,而忽略不含有关键逻辑值的传播信号,从而减少计算量;否则,根据所有传播信号、逻辑门的类型信息、门出错率及扇出源独立出错率确定输出的扇出源信息及出错率,由于扇出源独立出错率的引入,使各个扇出源节点之间独立处理,因此在考虑扇出重汇聚结构引起的信号相关性影响时,不同扇出源节点之间不具有复杂的嵌套关系,从而在降低了计算复杂度的基础上,提高了计算准确度。 | ||
搜索关键词: | 逻辑电路 失效 确定 方法 装置 设备 存储 介质 | ||
【主权项】:
1.一种基于扇出重汇聚结构的逻辑电路失效率确定方法,其特征在于,包括:/n确定待测的逻辑电路的每个输入端的逻辑值,并确定与每个输入端对应的传播信号,所述传播信号包括待传输的逻辑值、出错率及扇出源信息;/n在传播信号经过逻辑门时,利用所述逻辑门的类型信息及所有传播信号的逻辑值,确定所述逻辑门输出的逻辑值;/n若所述逻辑门的传播信号中存在同一扇出源节点的扇出支路信号,则根据所有传播信号、所述逻辑门的类型信息、所述逻辑门的门出错率及扇出源独立出错率确定所述逻辑门输出的扇出源信息及出错率;所述扇出源独立出错率为仅含有扇出源节点所对应的独立电路部分的出错率;否则,根据含有关键逻辑值的传播信号、所述逻辑门的类型信息及所述逻辑门的门出错率确定所述逻辑门输出的出错率及扇出源信息;/n将所述逻辑门输出的逻辑值、出错率及扇出源信息作为所述逻辑门的传播信号,按照所述逻辑电路的排布顺序向后传播;/n根据最终逻辑门输出的传播信号确定所述逻辑电路的失效率。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙理工大学,未经长沙理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911025735.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于专用接口芯片的开短路检测电路
- 下一篇:一种电流自动标定装置及方法