[发明专利]一种PA总线控制器以及一种PA总线控制系统有效
申请号: | 201911071505.6 | 申请日: | 2019-11-05 |
公开(公告)号: | CN110687854B | 公开(公告)日: | 2021-07-30 |
发明(设计)人: | 范福基;黄玲;李蒙 | 申请(专利权)人: | 杭州和利时自动化有限公司;北京和利时系统工程有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042;H04L12/40 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张春辉 |
地址: | 310018 浙江省杭州市经*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种PA总线控制器,包括:FPGA以及CPU;FPGA中集成有PA物理层及数据链路层的协议栈;CPU与FPGA连接,用于调用FPGA进行总线调度控制。该设备调用主站通讯模块中的FPGA,在原有FPGA逻辑中增加实现PA物理层及数据链路层相关功能,将PA协议栈集成在原有FPGA,不需使用PA专用芯片,减少了使用成本,灵活化配置和编程,减少CPU与协议栈间通讯的优化限制,同时减少了硬件故障点,降低了维护成本。且CPU在实现中采用“FPGA+双控制芯片”的核心架构实现,降低了单芯片处理时的处理压力,且可以保证任务处理的高效性。本发明还提供了PA总线控制系统,具有上述有益效果。 | ||
搜索关键词: | 一种 pa 总线 控制器 以及 控制系统 | ||
【主权项】:
1.一种PA总线控制器,其特征在于,包括:FPGA以及CPU;/n所述FPGA中集成有PA物理层及数据链路层的协议栈;/n所述CPU与所述FPGA连接,用于调用所述FPGA进行总线调度控制;/n其中,所述CPU包括:第一控制芯片以及第二控制芯片;其中,所述第一控制芯片中集成有PA主协议栈及用户层软件协议栈,所述第二控制芯片集成有实现控制器其它应用相关的软件。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州和利时自动化有限公司;北京和利时系统工程有限公司,未经杭州和利时自动化有限公司;北京和利时系统工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911071505.6/,转载请声明来源钻瓜专利网。