[发明专利]用于异步SAR-ADC的延迟链电路的数字校正方法有效
申请号: | 201911182322.1 | 申请日: | 2019-11-27 |
公开(公告)号: | CN110808737B | 公开(公告)日: | 2023-05-16 |
发明(设计)人: | 郑锐 | 申请(专利权)人: | 灿芯半导体(苏州)有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 上海湾谷知识产权代理事务所(普通合伙) 31289 | 代理人: | 倪继祖 |
地址: | 215006 江苏省苏州市吴中区苏州工*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: |
本发明公开了一种用于异步SAR‑ADC的延迟链电路的数字校正方法,异步SAR‑ADC的内部清零信号Clear通过串接的两个D触发器对Ready信号进行采样,得到校正位CAL;其中,Ready信号是异步SAR‑ADC中比较器两个差分输出异或产生的时钟信号;根据异步SAR‑ADC中时钟发生电路输出的采样时钟CLK |
||
搜索关键词: | 用于 异步 sar adc 延迟 电路 数字 校正 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于灿芯半导体(苏州)有限公司,未经灿芯半导体(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911182322.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种沥青铺设设备
- 下一篇:一种模拟基坑被动区加固的试验装置及方法