[发明专利]数字产品的仿真信号查看方法及系统在审

专利信息
申请号: 201911243067.7 申请日: 2019-12-06
公开(公告)号: CN110765711A 公开(公告)日: 2020-02-07
发明(设计)人: 林铠鹏;李艳荣;王宇成 申请(专利权)人: 国微集团(深圳)有限公司
主分类号: G06F30/327 分类号: G06F30/327
代理公司: 44247 深圳市康弘知识产权代理有限公司 代理人: 尹彦
地址: 518000 广东省深圳市南山区粤*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种数字产品的仿真信号查看方法及仿真系统,所述方法包括:对数字产品进行FPGA仿真时,实时读取数字产品所有外部端口的状态数据并记录,同时,每间隔一段时间读取一次数字产品全部内部状态数据并记录;仿真完成后,当需要回溯查看数字产品的某个时钟周期的数据时,在记录的仿真数据中,读取此时钟周期前的最后一个时间点存储的数字产品的内部状态数据和所述时间点的外部端口状态数据,并将读取的数据作为FPGA的初始运行状态数据,启动FPGA并运行到需要查看的时钟周期之前的一个时钟周期,然后逐个时钟读取数字产品的全部内部状态数据,直到运行到需要查看的时钟周期。采用本发明的技术方案,可以快速回溯查看任一时钟周期的全部仿真数据。
搜索关键词: 数字产品 时钟周期 内部状态数据 读取 仿真数据 外部端口 状态数据 时间点 回溯 记录 初始运行状态 仿真系统 仿真信号 时间读取 时钟读取 实时读取 存储
【主权项】:
1.一种数字产品的仿真信号查看方法,其特征在于,包括/n对数字产品进行FPGA仿真时,实时读取数字产品的所有外部端口的状态数据并记录,同时,每间隔一段时间读取一次数字产品的全部内部状态数据并记录;/n仿真完成后,当需要回溯查看数字产品的某个时钟周期的数据时,在记录的仿真数据中,读取此时钟周期前的最后一个时间点存储的数字产品的内部状态数据和所述时间点的外部端口状态数据;/n将数字产品载入到FPGA中,并把所述时间点记录的外部端口状态数据和内部状态数据设置为数字产品的初始状态数据,启动FPGA并运行到需要查看的时钟周期之前的一个时钟周期,然后逐个时钟读取数字产品的全部内部状态数据,直到运行到需要查看的时钟周期。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国微集团(深圳)有限公司,未经国微集团(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201911243067.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top