[发明专利]一种数据流驱动的大型数字阵列系统中最大容错设计方法有效
申请号: | 201911308647.X | 申请日: | 2019-12-18 |
公开(公告)号: | CN111046616B | 公开(公告)日: | 2023-03-10 |
发明(设计)人: | 崔向阳;田剑峰;陈亮;付学斌 | 申请(专利权)人: | 西安电子工程研究所 |
主分类号: | G06F30/30 | 分类号: | G06F30/30 |
代理公司: | 西安凯多思知识产权代理事务所(普通合伙) 61290 | 代理人: | 刘新琼 |
地址: | 710100 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种数据流驱动的大型数字阵列系统中最大容错设计方法,通过轮询查找获得正常支路的数据并标记为共用支路,同时复制到标记为断的支路,就能够维持系统的数据流正常,能够做到只要有一个分布式采样单元工作正常,系统即可正常工作,从而获得了最大容错能力。 | ||
搜索关键词: | 一种 数据流 驱动 大型 数字 阵列 系统 最大 容错 设计 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子工程研究所,未经西安电子工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911308647.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种气浮法降低盐水浊度的方法
- 下一篇:一种装配式再生骨料轻质混凝土预制楼梯