[实用新型]FPGA的加解密装置有效
申请号: | 201920923774.X | 申请日: | 2019-06-19 |
公开(公告)号: | CN209642682U | 公开(公告)日: | 2019-11-15 |
发明(设计)人: | 陈序;陈利光 | 申请(专利权)人: | 上海安路信息科技有限公司 |
主分类号: | H04L9/06 | 分类号: | H04L9/06;H04L9/08;H04L9/18 |
代理公司: | 31286 上海恒锐佳知识产权代理事务所(普通合伙) | 代理人: | 黄海霞<国际申请>=<国际公布>=<进入 |
地址: | 200080上海市虹口区东*** | 国省代码: | 上海;31 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本实用新型提供了一种FPGA的加解密装置,包括现场可编程门阵列、SM4加解密模块、传输数据处理模块、位流数据处理模块和密钥存储模块,所述SM4加解密模块、所述传输数据处理模块、所述位流数据处理模块和所述密钥存储模块均集成于所述现场可编程门阵列,所述传输数据处理模块、所述位流数据处理模块和所述密钥存储模块均与所述SM4加解密模块连接。所述FPGA的加解密装置中,所述传输数据处理模块、所述位流数据处理模块和所述密钥存储模块均与所述SM4加解密模块连接,通过所述SM4加解密模块对位流数据和传输数据进行加解密,既保证了位流数据的安全,也保证了传输数据的安全。 | ||
搜索关键词: | 加解密模块 传输数据处理 密钥存储模块 流数据处理 现场可编程门阵列 加解密装置 传输数据 本实用新型 位流数据 加解密 流数据 对位 保证 安全 | ||
【主权项】:
1.一种FPGA的加解密装置,其特征在于,包括现场可编程门阵列、SM4加解密模块、传输数据处理模块、位流数据处理模块和密钥存储模块,所述SM4加解密模块、所述传输数据处理模块、所述位流数据处理模块和所述密钥存储模块均集成于所述现场可编程门阵列,所述传输数据处理模块、所述位流数据处理模块和所述密钥存储模块均与所述SM4加解密模块连接。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海安路信息科技有限公司,未经上海安路信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201920923774.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种新型语音加密器
- 下一篇:一种相位编码量子密钥分发系统