[发明专利]基于FPGA的高精度时钟同步方法在审
申请号: | 202010215180.0 | 申请日: | 2020-03-24 |
公开(公告)号: | CN112311492A | 公开(公告)日: | 2021-02-02 |
发明(设计)人: | 李鸿明;叶一锰 | 申请(专利权)人: | 李鸿明 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 王艳斌 |
地址: | 100084 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的高精度时钟同步方法,包括以下步骤:获取与主节点频率同步的恢复时钟;通过FPGA内部逻辑进行倍频处理,生成数据发送时钟和系统时钟;通过恢复时钟与FPGA内部时钟逻辑生成DDMTD时钟,以根据系统时钟和DDMTD时钟的相位差确定数据包接收时时间戳的相位,实现时钟同步。该方法使用FPGA内部资源实现了高精度时钟同步的节点,将其封装为一个FPGA模块(IP核),不需要借助额外的电路便能够实现时钟同步的功能,极大简化了WR节点的设计。 | ||
搜索关键词: | 基于 fpga 高精度 时钟 同步 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于李鸿明,未经李鸿明许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202010215180.0/,转载请声明来源钻瓜专利网。
- 上一篇:线圈组件
- 下一篇:一种通过磷酸锂的形式从含锂低镁卤水中制备氢氧化锂的方法