[发明专利]用于具有设置在存储器本地的人工智能逻辑的计算系统的架构增强在审
申请号: | 202010222954.2 | 申请日: | 2020-03-26 |
公开(公告)号: | CN111858023A | 公开(公告)日: | 2020-10-30 |
发明(设计)人: | F·甘博纳特;D·济亚卡斯;M·A·施密瑟尔;K·A·多什;K·A·马隆 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06N3/04 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 描述了一种半导体芯片。该半导体芯片包括存储器地址解码器逻辑电路,该存储器地址解码器逻辑电路包括不同的存储器地址位操纵路径,以针对被定向到存储器中的人工智能信息和被定向到存储器中的非人工智能信息的存储器访问分别实施不同的存储器交织方案。人工智能信息要利用设置在存储器本地的人工智能逻辑电路来处理。 | ||
搜索关键词: | 用于 具有 设置 存储器 本地 人工智能 逻辑 计算 系统 架构 增强 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202010222954.2/,转载请声明来源钻瓜专利网。
- 上一篇:用于非易失性存储器的编程验证技术
- 下一篇:动态启用在3D工作负载中的铺块