[发明专利]低PLS全局快门像素结构及其驱动时序控制方法有效
申请号: | 202110553168.5 | 申请日: | 2021-05-20 |
公开(公告)号: | CN113271419B | 公开(公告)日: | 2023-05-09 |
发明(设计)人: | 龚雨琛;旷章曲;陈多金;王菁;伍建华;张帅;徐冰;刘志碧;陈杰 | 申请(专利权)人: | 上海韦尔半导体股份有限公司 |
主分类号: | H04N25/626 | 分类号: | H04N25/626 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;韩珂 |
地址: | 201210 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种低PLS全局快门像素结构及其驱动时序控制方法,通过结构上的改进配合相应的驱动时序控制方案,可以在读出过程中消除曝光时的寄生电子,可有效提升全局像素快门效率。相比于传统全局快门像素结构,本发明可有效抑制像素PLS效应,且像素结构与工作时序简单,兼顾较大的填充因子与非一致性噪声抑制。 | ||
搜索关键词: | pls 全局 快门 像素 结构 及其 驱动 时序 控制 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海韦尔半导体股份有限公司,未经上海韦尔半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110553168.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种配电网合环运行的柔性控制系统
- 下一篇:一种微型混液泵