[发明专利]一种基于FPGA的K均值算法的实现方法在审
申请号: | 202110588584.9 | 申请日: | 2021-05-28 |
公开(公告)号: | CN113326479A | 公开(公告)日: | 2021-08-31 |
发明(设计)人: | 石晴文;冯佳玮 | 申请(专利权)人: | 哈尔滨理工大学 |
主分类号: | G06F17/18 | 分类号: | G06F17/18;G06F30/27;G06F30/331;G06K9/62 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 150080 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于数字电路设计技术领域,具体涉及一种基于FPGA的K均值算法的实现方法,包括顶层模块(1),聚类模块(2),更新模块(3),存储模块(4)。这些模块都由RTL级代码实现。本发明主要针对海量高维度数据存储与处理速度慢的问题,通过利用FPGA逻辑资源丰富,开发周期短,可并行计算的优势提高数据访问与处理速度。 | ||
搜索关键词: | 一种 基于 fpga 均值 算法 实现 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨理工大学,未经哈尔滨理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110588584.9/,转载请声明来源钻瓜专利网。