[发明专利]基于高层次综合的神经网络卷积FPGA嵌入式硬件加速器在审
申请号: | 202111146454.6 | 申请日: | 2021-09-28 |
公开(公告)号: | CN113869494A | 公开(公告)日: | 2021-12-31 |
发明(设计)人: | 魏继增;储旭 | 申请(专利权)人: | 天津大学 |
主分类号: | G06N3/04 | 分类号: | G06N3/04;G06N3/063 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 杜文茹 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于高层次综合的神经网络卷积FPGA嵌入式硬件加速器,AXI4总线接口协议与直接存取控制器之间通过总线FIFO做为一级缓存,直接存取控制器与外部存储器和处理器通过总线连接,直接存取控制器通过一级缓存和总线分别与高并行缓存区和分段式缓存区连接;缓存区控制器分别连接高并行缓存区和分段式缓存区用于控制高并行缓存区和分段式缓存区的读写使能和地址操作,状态控制器分别连接外部存储器和处理器、卷积计算器和缓存区控制器,用于根据处理器的使能信号控制卷积计算器和缓存区控制器的工作,高并行缓存区、卷积计算器和分段式缓存区依次连接。本发明能在嵌入式移动平台上显著提高计算性能并降低资源占用。 | ||
搜索关键词: | 基于 高层次 综合 神经网络 卷积 fpga 嵌入式 硬件 加速器 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202111146454.6/,转载请声明来源钻瓜专利网。