[发明专利]直接耦合的半导体逻辑电路无效
申请号: | 85108261.0 | 申请日: | 1985-11-09 |
公开(公告)号: | CN1004912B | 公开(公告)日: | 1989-07-26 |
发明(设计)人: | 五之井克明 | 申请(专利权)人: | 索尼公司 |
主分类号: | H03K17/14 | 分类号: | H03K17/14 |
代理公司: | 中国专利代理有限公司 | 代理人: | 萧掬昌,肖春京 |
地址: | 日本国东京都品*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一个半导体逻辑电路由多个门电路构成,各个门电路都含有一个结型场效应管。前级门电路中的结型场效应管与后级门电路中的结型场效应管直接耦合。一个箝位元件把前级门电路中结型场效应管的输出电压一即后级门电路中结型场效应管的输入电压限制在大约低于后一级门电路中PN结的正向电压。 | ||
搜索关键词: | 直接 耦合 半导体 逻辑电路 | ||
【主权项】:
1.一种半导体电路,其特征在于它包括:第一和第二结型场效应晶体管,各种晶体管具有一沟道和一pn结栅。该两种结型场效应晶体管彼止直接耦合,一第一电位通过一负载加到各晶体管沟道的一端,各晶体沟道的另一端连接到一基准电位,第二晶体管的pn结栅直接连接到一在第一晶体管的负载和沟道之间的结上,该电路的一输入端连接到第一晶体管的栅极,而该电路的一输出端连接到一在第二晶体管的负载和沟道之间的点上;以及箝位装置,连接在所说第一晶体管的负载和沟道之间的所说结上,用以箝制所说第一结型场效应晶体管的输出电压,该第一结型场效应晶体管输出一个至第二结型场效应晶体管的输入电压,使得所说输入电压约低于所说第二晶体管的所说pn结的前向电压,以便第一电位增加时,第二晶体管的传输时延实质上保持恒定。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/85108261.0/,转载请声明来源钻瓜专利网。
- 上一篇:直接耦合功放电路及双负载合成器
- 下一篇:多功能型电话系统中的号码重拨方法