[其他]适用于集成电路芯片的多重相位时钟信号缓冲电路无效

专利信息
申请号: 85108283 申请日: 1985-10-25
公开(公告)号: CN85108283A 公开(公告)日: 1986-08-20
发明(设计)人: 约翰·C·贝克;丹尼尔·W·多伯普尔 申请(专利权)人: 数字设备公司
主分类号: H03K5/00 分类号: H03K5/00;H01L27/00
代理公司: 中国专利代理有限公司 代理人: 李先春
地址: 美国马萨诸塞*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明为产生具有快速上升及下降时间的多重相位互补时钟信号的时钟信号缓冲电路。其中应用了互补晶体管技术,并利用了限流电阻使其工作于非饱和的线性区,最大限度地利用固有栅-漏和栅-源极间电容的自举效应取消了外加自举电容。同时,使用了驱动信号来控制晶体管的开关工作状态。电路减少了“热电子”效应及由此带来的噪声和电源消耗及制作芯片的困难,提供了大电流输出能力的时钟信号,为大规模微处理器集成电路芯片的生产设计提供了条件。
搜索关键词: 适用于 集成电路 芯片 多重 相位 时钟 信号 缓冲 电路
【主权项】:
1、用于产生相应于定时信号和第一驱动信号的时钟信号缓冲电路其特征包括:a、用于接收上述的第一驱动信号的输入方式(方法);b、相应于上述的定时信号而产生的第二驱动信号(这两信号先于所要求的时钟信号出现高电平状态)以及产生上述的第一驱动信号(在要求时钟信号时为低电平状态)的方法;c、产生信号的方法,其中包括:将电阻与牵引晶体管和下拉晶体管串接于电源高电位与地之间的方法、将牵引晶体管通过一个以上述的第一和第二驱动信号相结合控制牵引晶体管的开关方式来联接接受第二驱动信号的方法;所述的将下拉晶体管联接第一驱动信号的方法、选择电阻使牵引和下拉晶体管在导通时处于非饱和状态的方法,在牵引及下拉晶体管中间结点处形成输出时钟信号的方法,所述的驱动信号在时钟信号即将处于高电平之前激励牵引和下拉晶体管导通的方法、将下拉晶体管去激励以及此开关方式受控于上述的第一驱动信号的“非”逻辑并使牵引晶体管同电源低电位隔离的方法、上述的第二驱动信号的电压电平在输出端由于牵引晶体管中的固有电容而产生的自举效应而增长的方法。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于数字设备公司,未经数字设备公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/85108283/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top