[发明专利]多功能多值逻辑集成电路无效
申请号: | 86108370.9 | 申请日: | 1986-12-08 |
公开(公告)号: | CN1005234B | 公开(公告)日: | 1989-09-20 |
发明(设计)人: | 郑启伦;朱斌;林伟平 | 申请(专利权)人: | 华南理工大学 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 华南理工大学专利事务所 | 代理人: | 罗观祥,盛佩珍 |
地址: | 广州市天*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是多功能多值逻辑集成电路。属集成电路设计与应用。本发明是一种同时具有数字和模拟信号处理功能的全定制多功能多值阵列IC和半定制多值逻辑阵列IC。具有线路简单元件少、易集成、通用性强、功能完备、速度高、使用方便等优点。将广泛应用于实时控制系统、模糊控制系统、仪器仪表、家用电器等产品上,并将能构成一个多值模拟、数字、智能化的硬件系统。申请号86108370Int.Cl.4H03K19/177审定公告日1989.09.20 | ||
搜索关键词: | 多功能 多值逻辑 集成电路 | ||
【主权项】:
1.一种全定制多功能多值逻辑阵列集成电路MMAIC,其特征在于由两个三值阈值运算电路I,II和两个三值JK计数器III、IV及9个DYL与门DYL1~DYL9组成,其连接状态为:三值阈值运算电路I的三个输出端A0、A1、A2分别作为DYL1、DYL2、DYL3和DYL4、DYL5,DYL6及DYL7、DYL8、DYL9的行选通输入端,三值阈值运算电路II的三个输出端B0、B1、B2分别作为DYL1、DYL4、DYL7和DYL2、DYL5、DYL9及DYL3、DYL6、DYL9的列选通输入端,DYL与门DYL1~DYL9各空出一个输入端,而它们的输出端相互并联并通过电阻R6接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/86108370.9/,转载请声明来源钻瓜专利网。
- 上一篇:采用有效值取样技术的过流电路断路器
- 下一篇:炉子用螺旋输送器