[其他]一种采用译码器的计算机接口无效
申请号: | 87215241 | 申请日: | 1987-12-24 |
公开(公告)号: | CN87215241U | 公开(公告)日: | 1988-12-14 |
发明(设计)人: | 王寅观 | 申请(专利权)人: | 同济大学 |
主分类号: | H05K1/00 | 分类号: | H05K1/00 |
代理公司: | 同济大学专利事务所 | 代理人: | 陈树德,徐晓群 |
地址: | 上海市四平*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型属于微型计算机BCD码接口。针对微型计算机的特点,利用CMOS大规模集成电路CPU的INO~IN7的输入通道和CMOS大规模集成电路I/OPC的PAO~PA7通道输入信号,采用一块四位锁存4-16线译码器,并配以寄存器、计算机和模拟传输器。由于该接口在工作中利用RE-MOTE信号作为数据传送的启动信号,利用RE-TURN信号作为数据传送的结束信号,因而数据传送的质量好,可靠性高。本接口应用于具有BCD输出信号的仪器。 | ||
搜索关键词: | 一种 采用 译码器 计算机 接口 | ||
【主权项】:
一种采用译码器的计算机接口,包括壳体14,数据输入插座5,数据寄存器6,模拟传输器7,REMOTE启动插座9,CPU的IN输入通道插座11,I/OPC的PA选通输入插座12,其特征在于采用:a.数据寄存器6的一端与输入插座5连接,另一端与模拟传输器7连接,时序逻辑电路8的一端与REMOTE启动插座9连接,另一端与模拟传输器7连接,模拟传输器7与4-16线译码输出器10连接后分别与CPU的IN输入通道插座11和I/OPC的PA选通输入插座12联接的结构;b.数据寄存器6的一端与输入插座5连接,另一端与模拟传输器7连接,时序逻辑电路8的一端与REMOTE启动插座9连接,另一端与模拟传输器7连接,模拟传输器7与4-16线译码输出器10连接后分别与CPU的IN输入通道插座11和I/OPC的PA选通输入插座12联接的结构;c.4-16线译码输出器10,由一个四位锁存4-16线译码器34和三个双向模拟开关35、36、37构成,用于输出0~9及RETURN信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于同济大学,未经同济大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/87215241/,转载请声明来源钻瓜专利网。
- 上一篇:普及型彩照自动冲洗机
- 下一篇:电子防盗报警自卫装置