[发明专利]嵌入数字门阵列中的模拟宏功能无效

专利信息
申请号: 89101686.4 申请日: 1989-03-24
公开(公告)号: CN1031305C 公开(公告)日: 1996-03-13
发明(设计)人: 爱德娃得·弗朗西丝·卡丽坎恩;约翰·唐纳德·戴维斯;约翰·法利·艾维;斯科特·阿伦·马科伯;约瑟夫·米卡尔·莫斯利;阿伦·莱斯利·马尔格拉维;菲利普·弗兰克·诺特;克拉伦斯·伊凡·彼得斯恩;菲利普·艾得娃·彼利茨拉夫 申请(专利权)人: 国际商业机器公司
主分类号: H01L27/02 分类号: H01L27/02;H03L7/06
代理公司: 中国国际贸易促进委员会专利商标事务所 代理人: 邹光新
地址: 美国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是一种单个逻辑门阵列芯片,第一部分产生一个或多个时钟信号,其余部分为逻辑电路。第一部分使用的门阵列元与其余部分的逻辑电路所包含的门阵列元相同。这两个部分均由相同的门阵列金属化图形供电。某些时钟信号源的元与正常的芯片供电总线断开,代之以由各自的控制信号发生器来供电。每一个控制信号均代表一给定的时钟信息和基准信号之间的频率差。由给定控制信号供电的各元引入一个同等大小的信号延迟,以便迫使时钟信号频率与基准信号频率之间有一个预先确定的关系。
搜索关键词: 嵌入 数字 门阵列 中的 模拟 功能
【主权项】:
1.一个执行逻辑功能和模拟功能的单个半导体芯片,其特征为包括:一个由布置在上述单个芯片上、具有数字逻辑元素的各元所组成的门阵列,每一个上述元具有一根电源线;一个向上述门阵列元的电源线提供电源的主电源总线;连接在多个上述元中的上述各逻辑元素的装置,以便形成至少一个在一个信号频率上振荡的振荡电路;将上述主电源总线怀上述形成振荡电路的第一组各元断开的装置;接收来自至少一个上述振荡电路的上述频率信号和接收基准频率信号、产生表明上述这两个信号频率差的控制信号的装置;以及向上述形成振荡电路的第一组各元的电源线提供上述控制信号的装置,以便控制电源的大小,上此控制上述振汇电路的振荡频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/89101686.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top