[发明专利]带有接口控制器和缓存存贮器的频率合成器无效
申请号: | 90103124.0 | 申请日: | 1990-06-25 |
公开(公告)号: | CN1013628B | 公开(公告)日: | 1991-08-21 |
发明(设计)人: | 海罗尔德·巴里·韦恩;塔赫尼亚·奥米德;大卫·沃尔特·李;理瓦斯·马里奥·阿伯特 | 申请(专利权)人: | 莫托罗拉公司 |
主分类号: | H03L7/16 | 分类号: | H03L7/16 |
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 栾本生 |
地址: | 美国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种频率合成器包括至少一个可按程序规定其特征的锁相环电路;一个缓存存贮器和一个接口控制器,它响应来自中央控制器的操作代码,来指挥在至少一个所述锁相环电路、缓存存贮器及中央控制器之间传送用以规定锁相环电路特征的数据字。并可根据预先规定的协议在它们之间进行串行地数据字传送。 | ||
搜索关键词: | 带有 接口 控制器 缓存 存贮器 频率 合成器 | ||
【主权项】:
1.一种频率合成器,至少包括一个锁相环(PLL)电路(10),在工作中由中央控制器(12)规定其特征,以产生一个合成的信道频率信号(SF1),所述锁相环电路包括至少一个存贮寄存器,它由数据字(D1)动态程序控制,该数据字规定所述锁相环电路的操作特征,以产生所述合成的信道频率信号,所述频率合成器以下述部件的组合为其特征:一个接口控制器(38)联在所述中央控制器和所述锁相环电路的所述至少一个存贮寄存器之间,在工作中它从所述中央控制器接受(经SS,SCK、SDI、SDO)操作代码字和数据字;以及一个缓存存贮器(40)与所述接口控制器相联,用于存贮规定所述锁相环操作特征的一组数据字,所述接口控制器响应来自所述中央控制器的操作代码,以指挥数据字(D1,MDD)在所述中央控制器、至少一个存贮寄存器以及缓存存贮器之间的传送。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莫托罗拉公司,未经莫托罗拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/90103124.0/,转载请声明来源钻瓜专利网。